DDS设计实验报告实验名称:直接数字频率合成器指导老师: : :院系: 目录目录………………………………………………1摘要………………………………………………2正文设计内容…………………………………………3设计原理…………………………………………3设计要求…………………………………………5设计思路以及部分电路图………………………6实验感想…………………………………………16六参考书目
摘要在信号发生器的设计中传统的用分立元件或通用数字电路元件设计电子线路的方法设计周期长花费大可移植性差本设计是利用EDA技术设计的电路 该信号发生器输出信号的频率范围为20Hz20KHz幅度的峰-峰值为0.3V5V两路信号之间可实现0°359°的相位差侧重叙述了用FPGA来完成直接数字频率合成器(DDS)的设计DDS由相位累加器和正弦ROM查找表两个功能块组成其中ROM查找表由兆功能模块LP
基于FPGA的DDS设计摘 要:直接数字频率合成(DDS)技术采用全数字的合成方法所产生的信号具有频率分辨率高频率切换速度快频率切换时相位连续输出相位噪声低和可以产生任意波形等诸多优点本文在对现有DDS技术的大量文献调研的基础上提出了符合FPGA结构的DDS设计方案并利用MAXPLUSⅡ软件在ACEX1K系列器件上进行了实现详细的介绍了本次设计的具体实现过程和方法将现场可编程逻辑器件FPGA