FPGA高速串行通信1 引言 在许多实际运用的场合中数字信号传输具有数据量大传输速度高采用串行传输等特点这就要求数据收发双方采用合理的编解码方式及高速器件数字信号传输一般分并行传输串行传输两种并行传输具有数据源和数据目的地物理连接方便误码率低传输速率高但是并行传输方式要求各条线路同步因此需要传输定时和控制信号而其各路信号在经过转发与放大处理后将引起不同的延迟与畸变难以实现并行同步若采用更复