EDA课程实验报告 姓 名: 阎军屹 班 级: 072115 学 号: 20111000394 实验一 组合逻辑设计实验目的1通过3-8译码器的设计掌握组合逻辑电路的设计方法2掌握组合逻辑电路的静态测试方法3初步了解Quartus II原理图输入设计的全过程实验硬件要求1输入:DIP拨码开关3位2输出:LED灯3主芯
表题4-42No.C1 C0F1 F001230 00 11 01 10 0X1 00 X0X1 X04-42设计一个具有多输出函数的组合网络该网络有两个输入信号X1和X0两个控制信号C1和C0以及两个输出函数F1和F0控制信号对输出函数的影响由下表所示:例如:当C1=1且C0=0时F1(X1X0C1C0)=0而F0(X1X0C1C0)=X0请选择合适的SSI或者MSI
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第10章 控制单元的设计10.1 组合逻辑设计10.2 微程序设计10.1 组合逻辑设计一组合逻辑控制单元框图1. CU 外特性IR节拍发生器CUT0T1Tn…CLK(机器主频)…标志012n-1…C0C操作码译码n 位操作码2.节拍信号10.1 二微操作的节拍安排采用 同步控制方式CPU 内部结构采用非
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第十章 控制单元的设计10.1 组合逻辑设计10.2 微程序设计10.1 组合逻辑设计一组合逻辑控制单元框图1. CU 外特性IR节拍发生器CUT0T1Tn…CLK(机器主频)…标志012n-1…C0C操作码译码n 位操作码 2.节拍信号CLKT0T1T2T3时钟周期机器周期机器周期T0T1T2T3T0T