大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • DS1302.doc

    基于DS1302的万年历胡代洲杨川冯子衡廖长荣 重庆文理学院 电子电气工程学院重庆 永川 402160E-mail:摘要:随着社会进步人们对万年历的功能要求越来越高本设计主要由主控制芯片AT89C51时钟芯片DS1302温度传感器DS18B20数码管显示按键调整等部分组成这种实现方法的优点是电路简单性能可靠实时性好时间精度高操作简单编程容易该电子时钟可以应用于一般的生活和工作中也可通过

  • 89C52单片机和DS1302设计.doc

    基于89C52单片机和DS1302的万年历设计摘 要古人依靠日冕漏刻记录时间而随着现代科技的发展电子万年历已经成为日渐流行的日常计时工具本文研究的万年历系统拟用STC89C52单片机控制以DS1302时钟芯片计时1602液晶屏显示系统主要由单片机控制电路显示电路以及校正电路三个模块组成本文阐述了系统的硬件工作原理所应用的各个接口模块的功能以及其工作过程论证了设计方案理论的可行性系统程序采用

  • c51-DS1302.docx

    #

  • DS1302电子设计(本科毕业论文设计).doc

    基于DS1302的电子万年历设计:张茜茜 :200840910152 指导教师:王中心摘要:本文介绍了一种智能一体化的电子万年历系统该设计采用DS1302时钟芯片主控芯片STC89C52型单片机显示器件NOKIA 5110 LCD外部手动设置模块键盘组成了电子万年历小系统NOKIA 5110 LCD能一目了然地显示出年月日星期小时分秒满足了人们在读取时更加直接的需要电子万年历集

  • VerilogHDL.doc

    基于Verilog HDL的万年历设计与总结报告题目名称: 基于Verilog HDL的万年历研究设计 报告人:_________ __ __________ __院系年级专业:_______ ______ 指导教师:_ _ _______ ____ 制作日期:_ __ _基于Verilo

  • 电子毕业设计(AT89C51单片机和DS1302时钟芯片).doc

    鹤壁职业技术学院毕业设计论文论文题目:电子时钟学 院: 机电工程学院 专 ???业:电气自动化 ?班 ???级: 2009级01班 学生:???? ??贾贯可 学 ???号: 0902511005 指导教师: 司新生?????? 2011年10月 18 日目 录

  • 用AT89C51与DS1302c语言编程.doc

    写的时候是低电平改变数据上升沿送入数据读的时候是低电平读入数据下降沿使得从设备把数据放到总线上 读的时候是低电平读但没有读出提供下降沿使得从设备把数据放到总线上include<reg51.h>include<intrins.h>define uchar unsigned chardefine uint unsigned intsbit rs=P24sbit rw=P25sbit en=P36

  • 用AT89C51与DS1302c语言编程.doc

     HYPERLINK :blog.ednchinachwb140588message.aspx l 用AT89C51与DS1302做的万年历c语言编程写的时候是低电平改变数据上升沿送入数据读的时候是低电平读入数据下降沿使得从设备把数据放到总线上 读的时候是低电平读但没有读出提供下降沿使得从设备把数据放到总线上include<reg51.h>include<intrin

  • DS1302数字钟设计.doc

    吉林化工学院课程设计说明书基于DS1302的数字钟设计Design of digital clock based on DS1302学生: 10530221 学生: 郭芬芬 专业班级: 电信1002 指导教师: 程立敏 起止日期: 吉林化工学院Jilin Institute of Chemical T

  • VerilogHDL设计5.16.doc

    基于Verilog HDL的万年历的设计万年历电路的原理图包括计时器模块(jsq24)年月日模块(nyr2009)控制模块(contr)校时选择模块(mux_4)和显示选择模块(mux_16)根据一般EDA实验设备的输入输出接口的容限本设计采用8只七段数码管分时完成时分秒或年月日的显示设计电路的计时器模块(jsq24)用于完成一天中的24小时计时年月日模块(nyr2009)接受计时器模块送来

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部