数字钟设计实验报告专业:工程技术系班级:电信0901班:XX:XXXXXX数字钟的设计目录一前言 ……………………………………………………………………………… 3二设计目的………………………………………………………………………… 3三设计任务 ………………………………………………………………………… 3四设计方案………………………………………………………………………… 3五数字钟电路
南 京 理 工 大 学EDA实验(2)—— 多功能数字钟设计报告姓 名:学 号:院 系:班 级:指导老师:时 间:2007年4月19日目 录摘要关键词……………………………………………………………………………3一设计内容与设计要求…………………………………………………4二整体设计方案……………………………………………………………
#
#
基于FPGA实现多功能数字钟——电子系071180094王丛屹摘要本文利用Verilog HDL语言自顶向下的设计方法设计多功能数字钟并通过ISE完成综合仿真此程序通过下载到FPGA 芯片后可应用于实际的数字钟显示中实现了基本的计时显示和设置调整时间闹钟设置的功能[关键词] FPGAVerilog HDL数字钟一多功能数字钟的设计设计一个多功能数字时钟具有时分秒计数显示闹钟功能能够利用按键实
数字钟实验报告65090625 刘静设计要求:设计一个数字时钟要求 :A 具有时分秒时显示功能以二十四小时制循环计时B 校时功能:可调节小时分钟C 整点报时的功能设计方案:计时:把时钟进行分频使其周期为一秒然后用它做为时钟进行计数秒的个位进十位秒的十位进分钟的个位分钟的个位进分钟的十位分钟的十位在变成0的时候(即进位的时候做为一个时钟)再进行计数做一个24进制的计数器来计小时从而达到循环的目的调时
#
#
深 圳 大 学 实 验 报 告 课 程 名 称: 数字电路 实 验 名 称: 门电路逻辑功能及测试 学 院: 信息工程学院 专 业:
实 验 报 告姓 名: 学 号: 学 院: 信息学院 专 业: 计算机科学与技术 指 导 教 师: 2011年 11 月 13 日实验一 常用仪器仪
违法有害信息,请在下方选择原因提交举报