单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级项目6 集成组合逻辑电路6.1 实训概要 6.2 实训案例操作分析--组合逻辑电路功能测试 6.3 实训项目一 半加器电路设计 6.4 实训项目二 译码器和数据选择器 6.1 实训概要6.1.1实训总体要求6.1.2 实训重点6.1.3实训知识准备6.1.4实训考核标准6.1 实训概要 数字逻辑电路可分为两
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级 组合逻辑电路 ——中规模组合逻辑集成电路 46加法器数值比较器编码器译码器数据选择器数据分配器数码管和译码器几种常用器件471 加法器1位二进制加法器an---加数bn---被加-1---低位的进位sn---本位---进位真值表Ci-1CiSiAiBi?48多位二进制
1 加法器48BiA1 B1Bi多位数值比较器A1A=BUCC3 编码器II56一组二进制代码A06 数据分配器e69
34 集成组合逻辑电路第一节 组合电路的分析和设计第二节 常用的组合逻辑电路第五节 可编程逻辑器件PLD概述第三节 随机存取存储器(RAM)第四节 可编程只读存储器PROM一组合电路输入:逻辑关系:Fi = fi (X1、X2、…、Xn)i = (1、2、…、m)特点:电路由逻辑门构成;不含记忆元件;输出无反馈到输入的回路;输出与电路原来状态无关。输出:X1、X2、…、XnF1、F2、…、Fm第一
单击以编辑母版标题样式单击以编辑母版文本样式第二级第三级第四级第五级(下)第11章 集成逻辑门电路和组合逻辑电路电工技术与电子技术南京工业大学信息学院返回第11章 集成逻辑门电路和组合逻辑电路返回后一页11.2 逻辑函数化简11.3 组合逻辑电路11.4 常用的中规模组合逻辑功能器件返回前一页后一页2. 会分析和设计简单的组合逻辑电路理解加法器编码器译码器等常用组合逻 辑电路
§ 组合逻辑电路 确定P3=B·P1P3≥1.....1 Y= AB ABB B01AB0=AC BC (3) 简化和变换逻辑表达式C动画0000水位低于ABC时PQ同时工作 (1) 列逻辑状态表1 0 0 1 A B C Y (3) 逻辑图1例 4: 某工厂有ABC 三个车间和一个自备电站站内有两台发电机G1和G2G1的容量是
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级下一页总目录章目录返回上一页第11章 组合逻辑电路11.1 集成基本门电路11.2 集成复合门电路11.4 组合逻辑电路的设计11.5 编码器11.3 组合逻辑电路的分析11.6 译码器第 11 章 组 合 逻 辑 电 路开始本章学习基本要求分 析 与 思 考 练 习 题第 11 章 组 合 逻 辑 电 路返 回下一
#
本章重点时序逻辑电路:电路任意时刻的输出不仅取决于该时刻的输入而且与电路原来的状态有关F2=f2(x1…xn)组合逻辑电路的基本分析方法例:分析如图的逻辑电路x101111001111111x y zA1 A2 A3 A4 F1 F2 F 0 0 0 0
#
违法有害信息,请在下方选择原因提交举报