单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第6章 时序逻辑电路 第6章 时序逻辑电路 教学基本要求:(1)掌握时序逻辑电路的基本分析方法(2)掌握同步时序逻辑电路(同步计数器)的设计方法(3)掌握常用时序功能部件(集成计数器移位寄存器)的逻辑功能及应用(4)理解异步计数器的设计方法(5)了解同步时序逻辑电路设计的一般步骤第6章 时序逻辑电路 6.1 时序逻辑电路概述6
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第五章 时序逻辑电路 5.2 常用时序逻辑5.3 时序逻辑电路的设计方法 本章小结5.1 时序逻辑电路的分析方法返回 退出第五章 时序逻辑电路例如:拉线开关有记忆而计算机的复位开关就没有记忆若时序电路中所有触发器在同一时钟作用下使能叫做同步时序电路 否则就是异步时序电路 组合逻辑电路(第三章内容)—— 无记忆
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级高教出版社单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级《数字电子技术基础》第六章 时序逻辑电路6.1 概述一时序逻辑电路的特点功能上:任一时刻的输出不仅取决于该时刻的输入还与电路原来的状态有关例:串行加法器两个多位数从低位到高位逐位相加2. 电路结构上①包含存储电路和组合电路②存储器状态和输入变量
单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式13.1触发器的功能及使用13.2时序逻辑电路的分析与设计第13章 时序逻辑电路13.1触发器的功能及使用触发器是构成时序逻辑电路的基本逻辑部件? 它有两个稳定的状态:0状态和1状态? 在不同的输入情况下它可以被置成0状态或1状态? 当输入信号消失后所置成的状态能够保持不变所以触发器可以记忆1位二值信号根据逻辑功能的不同
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级主编 李中发制作 李中发2003年7月电工电子技术基础第11章 时序逻辑电路学习要点触发器的工作原理及逻辑功能寄存器计数器的工作原理及构成555定时器的工作原理及其应用数模模数转换器的组成和工作原理第11章 时序逻辑电路11.1 双稳态触发器11.2 寄存器11.3 计数器11.4 555定时器11.6
单击以编辑母版标题样式单击以编辑母版文本样式第二级第三级第四级第五级第12章 触发器和时序逻辑电路(下)电工技术与电子技术南京工业大学信息学院返回第12章 触发器和时序逻辑电路12.1 集成双稳态触发器12.2 时序逻辑电路返回后一页返回前一页后一页本章要求1掌握 R-SJ-KD 触发器的逻辑功能 结构及触发方式2掌握寄存器计数器的逻辑功能会分析 时序逻辑电路3学会使用
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第九章 时序逻辑电路9.1 触发器:R-S触发器 D触发器9.2 寄存器:9.1 触发器9.1.1 R-S触发器RDSDQQRD— RESET直接复位端S D— SET直接置位端Q Q 输出端 1. 基本的R-S触发器组成:用2个与非门(或或非门)构成R-S触发器真值表RDSDQQ 0
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级计 算 机 电 路 基 础上海第二工业大学计算机与信息学院第九章 时序逻辑电路复习 触发器是数字电路的极其重要的基本单元触发器有两个稳定状态在外界信号作用下可以从一个稳态转变为另一个稳态无外界信号作用时状态保持不变因此触发器可以作为二进制存储单元使用 触发器的逻辑功能可以用真值表卡诺图特性方程状态图和波形图等5
第6章 时序逻辑电路 计数器 要求:看懂功能表熟练应用集成电路内部电路不做要求中规模集成电路计数器种类较多应用非常广泛★ 集成计数器分类☆ 按计数脉冲输入方式分:同步计数器异步计数器☆ 按计数方式分为:二进制计数器二-十进制计数器可逆计数☆ 按预置和清零功能分为:同步预置异步预置同步清零异步清零☆ 中规模集成计数器功能完善具有自扩展特性所以通用性很强.3 集成计
§ 计数器的分析.YQ0DA3寄存器4FF并入-串出QA1串行输出 在存数脉冲作用下也有 Q3Q2Q1Q0 1011 D串行输出D3 Q2Q00 0 0 0 QCP0 1 1 0 Q3Q2Q1Q0000Q2Q串行输出 四位串入 - 串出的左移寄存器: 双向移位寄存器的构成:VCC146S0C11155S1B1左移(从QD向左移动)D51.实现方法:QA1QD
违法有害信息,请在下方选择原因提交举报