第1O章 组合逻辑电路数码为:09基数是10运算规律:逢十进一即:9110十进制数的权展开式:加法规则:00=001=110=111=10乘法规则:=0 =0 =0=1各数位的权是16的幂 ()8()16 用以表示十进制数码字母符号等信息的一定位数的二进制数称为代码 逻辑0和1: 电子电路中用高低电平来表示与门的输入端可以有多个下图为一个三输入与门电路的输入信号ABC和输出信
#
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第12章 逻辑门与组合逻辑电路12.1 逻辑门电路12.2 组合逻辑电路的分析与设计方法退 出12.3 典型组合逻辑电路及其应用12.1 逻辑门电路12.1.1 半导体器件的开关特性12.1.2 基本逻辑门电路电路退 出12.1.3 TTL集成门电路12.1.4 CMOS集成门电路用于实现基本逻辑功能和某些
学习要点二进制二进制与十进制的相互转换逻辑代数的公式与定理逻辑函数化简逻辑门电路的逻辑符号及逻辑功能组合电路的分析方法和设计方法典型组合逻辑电路的功能数字信号:在时间上和数值上不连续的(即离散的)信号电工电子技术392023103102101100称为十进制的权各数位的权是10的幂加法规则:00=001=110=111=10乘法规则:=0 =0 =0=1数码为:09AF基数是16运算规律:逢十六进
#
高教出版社 组合逻辑电路的设计方法输入变量001设计举例:I3010011010I0Y011000000低电平X11XX000X01101不工作附加输出信号的状态及含意0第一片为高优先权只有(1)无编码输入时(2)才允许工作第(1)片 时表示对 的编码低3位输出应是两片的输出的或A1011111111用二极管与门阵列组成的3线-8线译码器输
= F0(I0I1… In - 1)In-1① 按逻辑功能不同:一分析方法② 变换电路的结构形式(如:与或 与非-与非)0 0 11BWY1 0 0 010一设计方法化简或变换:Y = 0 表示 不赞成最简与非-与非式1 0 11B [例 3. 1. 2]设计三人表决电路每人一个按键如果同意则按下不同意则不按结果用指示灯表示多数同意时
#
公式化简方法式吸收法 ACA BAC =A BA C3式注意:=ABCABCABCABC5与―或―非式3.合并101AC0101BCA101 0 .CMOS数字集成电路与TTL数字集成电路相比突出的优点是 A.微功耗 B.高速度 C.高抗干扰能力 D.电源范围宽 设计用3个开关控制一个电灯的逻辑电路要求改变任何 一个开关的状态都能控制电灯由亮
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级下一页总目录章目录返回上一页第11章 组合逻辑电路11.1 集成基本门电路11.2 集成复合门电路11.4 组合逻辑电路的设计11.5 编码器11.3 组合逻辑电路的分析11.6 译码器第 11 章 组 合 逻 辑 电 路开始本章学习基本要求分 析 与 思 考 练 习 题第 11 章 组 合 逻 辑 电 路返 回下一
违法有害信息,请在下方选择原因提交举报