第四章 可编程逻辑器件梁华国计算机与信息学院计算机系统结构研究室 可编程逻辑器件引言随机读写存储器只读存储器可编程逻辑阵列通用阵列逻辑现场可编程门阵列可编程逻辑器件-引言 逻辑器件 通用片-器件功能是厂家确定的 用户片-完全按用户要求设计的VLSI器件(ASIC) 现场片-用户可在现场更改其内容的芯片 例如:EPROM, FPLA, PAL, GAL, FPGA 通称:PLD器件(Programm
#
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第五章 时序逻辑电路第五章 时序逻辑电路本 章 作 业? 本章作业:5-45-55-125-13第五章 时序逻辑电路本章主要内容? 本章主要内容:§5.1 时序逻辑电路的特点和表示方法§5.2 时序电路的分析方法§5.3 寄存
计算机科学与技术学院系统结构实验室单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级数字逻辑与数字系统实验北京邮电大学计算机科学与技术学院系统结构实验室2010年10月1TDS-1数字电路实验系统简介2TDS-2数字电路实验系统简介3TEC-5计算机组成与数字逻辑实验系统简介4V-212 20MHZ双踪示波器简介5BS-5504 40MHZ双踪示波器简介6GOS-6051
20112012第二学期《数字逻辑与数字系统》课程教学实施方案计算机体系结构研究所 姜蕊辉一基本情况课程名称:数字电路与逻辑设计课程编号:0810000215学 时:56(其中理论课48学时实验课8学时)学 分:课程类别:必修选课对象:四年制大二本科专业学生班级代号: 0203学生人数:116人专 业:计算机科学技术(本科)?1先修课程:?高等数学 计算机电路 2后续课程:计算
#
数字逻辑与数字系统设计教学大纲课程编号:OE2121017课程名称:数字逻辑与数字系统设计 英文名称: Digital Logic and DigitalSystem Design学 时:60 学 分:4课程类型:必修 课程性质:专业基础课适用专业:电子信息与通信工程(
#
时序机是一个5元组表征为M=(IOQNZ)其中I为输入有限非空集合O为输出有限非空集合Q为时序机状态有限非空集合N为时序机的次态函数即Z为时序机的输出函数分两种情况:1. 若即输出是输入和状态的函数该时序机称为密勒(Mealy)型时序机2. 若即输出仅仅是状态的函数该时序机称为莫尔(Moore)型时序机首先假设检测器有一个初始状态A若输入的第l个信号是1它是101序列的第1个元素应该把这个情况记忆
#
违法有害信息,请在下方选择原因提交举报