计算机科学与技术学院系统结构实验室单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级数字逻辑与数字系统实验北京邮电大学计算机科学与技术学院系统结构实验室2010年10月1TDS-1数字电路实验系统简介2TDS-2数字电路实验系统简介3TEC-5计算机组成与数字逻辑实验系统简介4V-212 20MHZ双踪示波器简介5BS-5504 40MHZ双踪示波器简介6GOS-6051
#
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第五章 时序逻辑电路第五章 时序逻辑电路本 章 作 业? 本章作业:5-45-55-125-13第五章 时序逻辑电路本章主要内容? 本章主要内容:§5.1 时序逻辑电路的特点和表示方法§5.2 时序电路的分析方法§5.3 寄存
20112012第二学期《数字逻辑与数字系统》课程教学实施方案计算机体系结构研究所 姜蕊辉一基本情况课程名称:数字电路与逻辑设计课程编号:0810000215学 时:56(其中理论课48学时实验课8学时)学 分:课程类别:必修选课对象:四年制大二本科专业学生班级代号: 0203学生人数:116人专 业:计算机科学技术(本科)?1先修课程:?高等数学 计算机电路 2后续课程:计算
数字逻辑与数字系统设计实验教学大纲课程编号:OE2121018课程名称:数字逻辑与数字系统设计实验 英文名称:Experiment of Digital Logic and Digital System Design学 时:30 学 分:2课程类型:必修
#
实验任务用分立元件构成4位同步二进制计数器 主要步骤 用74LS112芯片参照<数字逻辑实验指导书>实验十一图11-1(2)构成4位同步二进制加(减)法计数器输入单步脉冲测试其功能(q0-q3接发光二极管)注:1. 测试前请注意对所有的触发器清零 2. 可以先做两位再做三位置1实验任务中规模时序元件测试用中规模元件构建序列发生器预习内容用集成计数器74161构造任意模计数器的方
第四章 可编程逻辑器件梁华国计算机与信息学院计算机系统结构研究室 可编程逻辑器件引言随机读写存储器只读存储器可编程逻辑阵列通用阵列逻辑现场可编程门阵列可编程逻辑器件-引言 逻辑器件 通用片-器件功能是厂家确定的 用户片-完全按用户要求设计的VLSI器件(ASIC) 现场片-用户可在现场更改其内容的芯片 例如:EPROM, FPLA, PAL, GAL, FPGA 通称:PLD器件(Programm
#
《数字逻辑与数字系统设计实验》课程教学大纲课程编号: 课程名称:数字逻辑与数字系统设计实验 英文名称:Experiment of Digital Logic and Digital System Design学时:60 (30×2) 学分:2课程类型:必修
违法有害信息,请在下方选择原因提交举报