正逻辑: 0表示低电平1表示高电平. 真值表Y与非门t ≥1 VV3T3k(1)标称逻辑电平 VOH≥ VOL≤(5)平均传输时间tpd:门的传输速度YGENA④74LS:低功耗肖特基系列(tpd9nsP2mW应用最广的系列)(3)闲置输入端的处理 关门电阻ROFF ≈ 开门电阻RON ≈2KB
数字电子线路基础张准zhzhun@4 组合逻辑电路41组合逻辑电路的分析42组合逻辑电路的设计43组合逻辑电路中的竞争和冒险44常用组合逻辑集成电路45组合可编程电路46用Verilog HDL描述组合逻辑电路教学基本要求1熟练掌握组合逻辑电路的分析方法和设计方法2掌握编码器、译码器、数据选择器、数值比较器和加法器的逻辑功能及其应用;3学会阅读MSI器件的功能表,并能根据设计要求完成电路的正确连接
数字电子线路基础张准zhzhun@4 组合逻辑电路41组合逻辑电路的分析42组合逻辑电路的设计43组合逻辑电路中的竞争和冒险44常用组合逻辑集成电路45组合可编程电路46用Verilog HDL描述组合逻辑电路教学基本要求1熟练掌握组合逻辑电路的分析方法和设计方法2掌握编码器、译码器、数据选择器、数值比较器和加法器的逻辑功能及其应用;3学会阅读MSI器件的功能表,并能根据设计要求完成电路的正确连接
第4章 组合逻辑电路 把代码状态的特定含义翻译出来的过程称为译码实现译码操作的电路称为译码器 设二进制译码器的输入端为n个则输出端为2n个且对应于输入代码的每一种状态2n个输出中只有一个为1(或为0)其余全为0(或为1) 二进制译码器可以译出输入变量的全部状态故又称为变量译码器1二进制译码器第五节 译码器和数据分配器译码器——将输入代码转换成特定的输出信号.
第4章 组合逻辑电路CMOS和TTL各种门电路的判断及分析CMOS门的特点CMOS门使用时要特别注意什么TTL门使用时要特别注意什么CMOS门和TTL门的接口电路要考虑哪两个问题2172023说明逻辑功能2172023 2 4 1仿真 2172023 输入变量:烟感A 温感B紫外线光感C 输出变量:报警控制信号Y 逻辑赋值:用1表示肯定用0表示否定2172023编码器
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第4章 组合逻辑电路 第4章 组合逻辑电路 4.1 组合逻辑电路的分析 4.2 组合逻辑电路的设计 4.3 常用中规模组合逻辑器件及应用 4.4 组合逻辑电路中的竞争与冒险 4.1 组合逻辑电路的分析 所谓逻辑电路的分析就是找出给定逻辑电路输出和输入之间的逻辑关系并指出电路的逻辑功能分析过程一般按下列步骤进行:
第4章 组合逻辑电路 第八节 组合逻辑电路中的竞争冒险一竞争冒险现象及其产生原因1.竞争冒险现象前面分析设计组合电路时都是在信号稳态情况下讨论的实际电路工作时信号变化需要时间门电路对信号也产生一定的延时而各个门的延时不尽相同因此若干个彼此独立的输入信号就不可能恰好同时变化即使同一信号经过不同的通路到达某个门的输入端也会有先有后于是产生时差这种现象称为竞争由于竞争就有可能使电路的输出信号在变
#
第四章 组合逻辑电路BINATIONAL LOGIC)天津大学精密仪器与光电子工程学院School of Precision Instrument & Opto-electronics Engineering, Tianjin University天津大学精密仪器与光电子工程学院School of Precision Instrument & Opto-electronics Engin
#
违法有害信息,请在下方选择原因提交举报