本 科 生 毕 业 论 文题 目: 基于MIPS指令集的32位 RISC处理器逻辑设计 院 系: 信息科学与技术学院 专 业: 计算机科学与技术 学生: 李玮超 学 号: 05373024 指导教师: 李国桢 副教授 二〇〇九 年 四 月Creat
第一章 32 位单周期RISC处理器设计要设计一款处理器首先要选择体系结构本题选择的是RISC体系结构因为它适合于流水线设计然后需要选择一个标准的指令集本题选择的MIPS指令集并按照常规的五段流水的方式来实现流水线流水线的实现过程将在第二章介绍1.1目标处理器指令集与指令格式本题目标CPU以能实现部分MIPS指令为目标具体指令如下表1:类别指令格式算术运算加(add)R减(sub)R立即数加
CISC(复杂指令集)与RISC(精简指令集)的区别复杂指令集计算机(CISC) 长期来计算机性能的提高往往是通过增加硬件的复杂性来获得.随着集成电路技术.特别是VLSI(超大规模集成电路)技术的迅速发展为了软件编程方便和提高程序的运行速度硬件工程师采用的办法是不断增加可实现复杂功能的指令和多种灵活的编址方式.甚至某些指令可支持高级语言语句归类后的复杂操作.至使硬件越来越复杂造价也相应提高.为实
基于FPGA的RISC微处理器的设计与实现[日期:2007-5-25]来源:? :李强 潘明 许勇[字体: javascript:ContentSize(16) 大 javascript:ContentSize(14) 中 javascript:ContentSize(12) 小] 摘要:基于FPGA和电子设计自动化技术采用模块化设计的方法和VHDL语言设计一个基于FP
北京航空航天大学计算机学院计算机组成原理课程设计MIPS处理器设计 :xxxxxxxxxx xxxxxxxxxx Xxxxxxxxxx xxxxxxxxxx Xxxxxxxxxx xxxxxxxxxx 时间:2009年 月 日Created with an evaluat
指令系统结构Moore定律Intel的创始人之一Gordon Moore在1971年预言每18个月芯片集成度增加一倍30年来这个预言基本正确普遍认为这个定律可以适用到2010年2002年达到每个芯片100000000个晶体管2910年达到每个芯片1000000000个晶体管这么多晶体管用来做什么=>系统结构的研究微处理器与其它计算机的性能提高速度根据指令使用数据的方式指令系统分为以下几类堆栈型(S
第二章 指令系统(第二讲)第二节:指令集结构和MIPS指令集寻址方式指令系统的设计和优化指令系统的发展和改进操作数的类型和大小3寻址技术在通用寄存器型指令集结构中,一般是利用寻址方式指明指令中的操作数是一个常数、一个寄存器操作数,抑或是一个存储器操作数。寻址技术寻址实际上是从形式地址到实际地址的转换。形式地址由指令描述,实际地址也称为有效地址。有效地址指明的是存储器单元的地址或寄存器地址。必须加速
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级基于Verilog HDL的32位分频计数器的设计微电子 高翔Verilog HDL的优点Verilog HDL是一种通用的硬件描述语言易 学易用Verilog HDL允许在同一个电路模型内进行不 同抽象层次的描述Verilog HDL 绝大多数流行的综合工具都支持所有的制造厂商都提供用于Verilog HDL综合 之后的逻
#
第二章 第5讲五 程序的机器级表示源程序-----翻译(汇编、解释或编译)-----机器语言-----运行本节简单介绍高级语言源程序转换为机器代码过程中涉及的一些基本问题。选用C语言和MIPS指令系统进行说明1计算机硬件的操作任何计算机必须能够执行算术运算adda, b, c #b加c之和放入a中 sub d, a, e#d = a – e,两条指令一起完成d = b + c - e规则每条MIP
违法有害信息,请在下方选择原因提交举报