实验七计数器逻辑功能测试及应用04081185彭云飞一、实验目的1、熟悉中规模集成电路计数器74HC160的逻辑功能,使用方法及应用。2、掌握构成任意进制计数器的方法。二、实验设备及器件1、数字逻辑电路实验板2、74HC160同步加法二进制计数器 2片。3、74HC00二输入四与非门 1片。三、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和
5 译码器及其应用实验报告班级:040812:彭云飞:04081185一、实验目的1、掌握译码器的测试方法。2、了解中规模集成译码器的功能,管脚分布,掌握其逻辑功能。3、掌握用译码器构成组合电路的方法。4、学习译码器的扩展。二、实验设备及器件1、数字逻辑电路实验板 1块2、74HC138 3-8线译码器 1片3、导线若干,插座一片,电源一个三、实验原理1、中规模集成译码器74HC1387
实验八 ?寄存器功能测试及应用04081185彭 云 飞一、实验目的1、熟悉寄存器的电路结构和工作原理。2、掌握集成移位寄存器74HC194的逻辑功能和使用方法。二、实验设备及器件1、数字逻辑电路实验板2、74HC74双D触发器 ?2片3、74HC04六反相器1片。4、74HC194四位双向通用移位寄存器1片。三、实验原理 移位寄存器是一个具有移位功能的寄存器,是指寄存器中所存的代码能够在移位
实验五加法器04081185彭云飞一、实验目的1、掌握半加器、全加器的工作原理及逻辑功能。2、掌握集成加法器的应用。二、实验设备及器件1、数字逻辑电路实验板 1块2、74HC00 1片3、74HC86 1片三、实验原理全加器考虑低位进位的加法称为全加。实现全加的电路,为全加器。四、实验内容与步骤1、用门电路实现全加器。参照图5-1搭接电路,并测试其功能记录结果在表5-1中。图5-1小规模集成电
计数器逻辑功能测试及应用一、实验目的1、熟悉中规模集成电路计数器74HC90的逻辑功能,使用方法及应用。2、掌握构成任意进制计数器的方法。二、实验设备及器件1、数字逻辑电路实验板2、74HC160同步加法二进制计数器 1片。3、74HC00二输入四与非门 1片。 三、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑
第五次实验一、实验目的1、掌握用译码器构成组合电路的方法。2、熟悉利用数据选择器构成任意逻辑函数的方法。二、实验设备及器件1、数字逻辑电路实验板 1块2、74HC138 3-8线译码器 1片3、74HC20 双4输入与非门 1片4、74HC153 1片三、实验原理1、数据选择器的应用 用74HC153实现逻辑函数用数据选择器实现逻辑函数,方法与译码器相似,只是将出现的最小项对应的数据端接入高电
加法器一实验目的1 掌握并学会于运用74HC86芯片,掌握它的引脚。2掌握半加器 全加器的工作原理及逻辑功能。3 掌握异或门的运用。二实验原理由异或门和与非门组成全加法电路。全加器考虑低位进位的加法称为全加。实现全加的电路,为全加器。三实验内容 本实验用74HC86和74HC00组成电路74HC00(四二输入与非门) 74HC86(四2输入端异或门)用门电路实现全加器。参照图搭接电路,并测试其
实验三 译码器及其应用一、实验目的1、掌握译码器的测试方法。2、了解中规模集成译码器的功能,管脚分布,掌握其逻辑功能。3、掌握用译码器构成组合电路的方法。4、学习译码器的扩展。二、实验设备及器件1、数字逻辑电路实验板 1块2、74HC138 3-8线译码器 2片3、74HC20 双4输入与非门 1片三、实验原理1、中规模集成译码器74HC13874HC138是集成3线-8线译码器,在数字系统中
4 译码器及其应用一.实验目的1.掌握译码器的测试方法。2.了解中规模集成译码器的功能,管脚分布,掌握其逻辑功能。3.掌握用译码器构成组合电路的方法。4.学习译码器的扩展。二.实验设备及器件1.数字逻辑电路实验板 1块2.74HC138 3-8线译码器 1片3.导线若干,插座一片,电源一个三.实验原理1.中规模集成译码器74HC13874HC138是集成3线-8线译码器,在数字系统中应用比较广泛。
实验三译码器及其应用:李明班级:040812:04081187一、实验目的 1、掌握译码器的测试方法。 2、了解中规模集成译码器的功能,管脚分布,掌握其逻辑功能。 3、掌握用译码器构成组合电路的方法。 4、学习译码器的扩展。 二、实验设备及器件 1、数字逻辑电路实验板 1块 2、74HC1383-8线译码器 2片 3、74HC20 双 4输入与非门 1片三、实验原理 1、中规模集成译码
违法有害信息,请在下方选择原因提交举报