abcd脉冲边沿敏感的寄存器1HHDN单向移位寄存器串行数据输出端2写出激励方程: 0 0 0 0 1 低位移向高位----右移低位移向高位DI0HL×3××1×右移DSR串行输入2计数器的分类异步计数器可逆计数器1 二进制计数器01如考虑每个触发器都有1tpd的延时电路会出现什么问题Q3仅在Q0=Q1=Q2=1后的下一个CP到来时翻转161011016101Q34
若干典型的组合逻辑集成电路如:ASCII码中用1000001表示字母A等 编码原则:N位二进制代码可以表示2N个信号则对M个信号编码时应由 来确定位数N 例:对101键盘编码时采用了7位二进制代码ASCⅡ码27128>101 目前经常使用的编码器有普通编码器和优先编码器两种 I - 11I11该电路是否可以再简化Y1Y0 = 00输 入S5?
abcd时序逻辑电路分析的任务: 2. 根据给定的时序电路图写出下列各逻辑方程式:1 1 00 01 0 00 1观察状态图和时序图可知电路是一个由信号A控制的可控二进制计数器当A=0时停止计数电路状态保持不变当A=1时在CP上升沿到来后电路状态值加1一旦计数到11状态Y 输出1且电路状态将在下一个CP上升沿回到00输出信号Y的下降沿可用于触发进位操作 输出方程3.列出其状态转换表画出状态转
Click ※ 时序电路的设计方法>01(图a)0001注意:图(c)没有外输入时钟来后状态无条件转移0 00 11 11 00>12345Q2n1Q1n1z退出00Q2目录退出目录⊕ 然后将其合并得状态表如图(d)所示>退出Q2 =D2=Q1 Q1 =D1=Q0 Q0 =D0=Q1Q0状态表 由以上分析可见该电路在CP脉冲作用下把宽度为T的脉冲 以
存储电路的输入Y(Y1…Yr)YF2(XQn) 激励方程组X存储电路 …同步:莫尔型:1.逻辑方程式 1Z 3. 状态图001 0 01 0 0状态转换前的输入变量取值和输出值X=00 1 0110 11100状态表0 1 0101000 0010 1 00 0 101次态 输出(y(n1)Z)A01111状态表0 011
#
#
abcd时序逻辑电路分析的任务: 2. 根据给定的时序电路图写出下列各逻辑方程式:1 1 00 01 0 00 1观察状态图和时序图可知电路是一个由信号A控制的可控二进制计数器当A=0时停止计数电路状态保持不变当A=1时在CP上升沿到来后电路状态值加1一旦计数到11状态Y 输出1且电路状态将在下一个CP上升沿回到00输出信号Y的下降沿可用于触发进位操作 输出方程3.列出其状态转换表画出状态转
逻辑功能上的特点(时序电路定义)任一时刻的稳定输出不仅决定于该时刻的输入而且和电路原来状态有关 结构上的特点 电路中包含存储元件─通常由触发器构成存储元件的输出和电路输入间存在着反馈连接这是时序电路区别于组合电路的重要特点之一Z(tn )=H[X(tn)Q(tn)] (5-3) 驱动方程 按触发方式分两类时序电路的逻辑功能表示法②求状态方程将驱动方程代入触发器特性方程求出状态方
#
违法有害信息,请在下方选择原因提交举报