时序逻辑电路分析与设计 (II)孙卫强1内容提要时序逻辑电路的分类时序电路的分析方法同步时序电路的分析方法异步时序电路的分析方法常用的时序逻辑电路计数器寄存器和移位寄存器序列脉冲发生器序列信号发生器时序逻辑电路的设计方法同步时序电路设计异步时序电路设计计数器(Counters)用基本逻辑门和触发器构成的计数器异步计数器(9-1)同步计数器(9-2)加法减法计数器(9-3)集成触发器集成异步4比特二
时序逻辑电路分析与设计 (III)孙卫强1内容提要时序逻辑电路的分类时序电路的分析方法同步时序电路的分析方法异步时序电路的分析方法常用的时序逻辑电路计数器寄存器和移位寄存器序列脉冲发生器序列信号发生器时序逻辑电路的设计方法同步时序电路设计异步时序电路设计寄存器(Register)寄存器用来存储数据是对触发器存储功能的扩展每一个bit用一个触发器来存储最常用的是D触发器将多个触发器按照一定方式连接可
时序逻辑电路分析与设计 (I)孙卫强1内容提要时序逻辑电路的分类时序电路的分析方法同步时序电路的分析方法异步时序电路的分析方法常用的时序逻辑电路寄存器和移位寄存器计数器序列脉冲发生器序列信号发生器时序逻辑电路的设计方法同步时序电路设计异步时序电路设计时序电路的分类Mealy型时序电路输出依赖于当前的网络状态和当前的输入Moore型时序电路输出只依赖于电路当前的状态和当前输入无关激励激励时序电路举例
第六章时序逻辑电路的分析与设计主要内容一时序电路定义和分类三同步时序电路的分析四同步时序电路的设计二时序电路的功能描述方法02一时序电路的定义和分类定义:任一时刻电路的输出不仅与该时刻的输入相关而且与电路中触发器的原始状态有关不严格地说时序逻辑电路就是含有触发器的电路03时序逻辑电路的分类Mealy型的输出与输入X直接相关Moore型输出与输入无关或间接相关特殊Moore型是无输入X的电路输出Z则
时序逻辑电路分析与设计 (IV)孙卫强内容提要时序逻辑电路的分类时序电路的分析方法同步时序电路的分析方法异步时序电路的分析方法常用的时序逻辑电路计数器寄存器和移位寄存器序列脉冲发生器序列信号发生器时序逻辑电路的设计方法同步时序电路设计异步时序电路设计时序逻辑电路设计的一般方法逻辑抽象画状态转移图并化简通过卡诺图化简表达式得到状态方程和驱动方程画出逻辑电路图例1 设计一个有进位输出端的十三进制计数器
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级 时序逻辑电路 -分析 1§1 概 述组合逻辑电路:如译码器全加器数据选择器时序逻辑电路:(简称时序电路)任意时刻的输出信号不仅取决于该时刻的输入信号而且还取决于电路原来的状态即与以前的输入信号有关 如触发器寄存器计数器和移位寄存器等2反馈输出方程驱动方程状态方程3同
概述 69解: 1.写出时序电路的各逻辑方程式(1)这是一个同步时序电路故时钟方程可以不写(2)时序电路的驱动方程X=0010例7-3 分析如图所示的异步时序逻辑电路的逻辑功能现态Q1n Q0n0 11 120状态转换真值表4.选择触发器的类型及个数 触发器的个数n应满足n≥log2 M M为状态的数目 例1:5.求出电路的输出方程和各触发器的驱动方程
时序电路结构:一定包含存储电路(触发器组成)而且它的输出往往反馈到输 入端与输入变量一起决定电路的输出状态特点:任意时刻输出不仅取决于该时刻输入而且还与原来的状态有关具有记忆功能??Qr了解触发器的类型和逻辑功能的描述方法 D 触发器 三触发器逻辑功能的描述方法 了解触发器逻辑功能的描述方法 ——电路具有记忆1位二进制数据的功能 1QRBasic Flip - Flop RD0 触发器置 0
#
组合逻辑电路设计结构体a1(1)三态输出电路(1位)A7-A0(2)数据选择器library ieeeuse _logic_entity mux41 is Port( ABCD: in std_logic sel : in std_logic_vector(1 downto 0) Y : out std_logic)end mux41AI78×3编码器
违法有害信息,请在下方选择原因提交举报