大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • 8EDA.pptx

    设计二 直流电机的PWM控制设计一 8位数码扫描显示电路四 思考1.在设计电子系统时系统脉冲频率常常较高如4MHz12MHz等若要获得扫描信号需将其分频试讨论如果使扫描显示不至闪烁要获取N位显示器的扫描信号应该对系统脉冲进行怎样的分频?设计二 直流电机的PWM控制 第8章 EDA技术实验设计项目设计三 基于VHDL状态机的AD采样控制电路设计图 ADC0809芯片引脚设计三 基于VH

  • EDA基础.doc

    第一章 EDA技术实验 基础实验实验一 用原理图输入法设计一位半加器一实验目的1.熟悉利用QuartusⅡ的原理图输入方法设计简单组合电路2.通过一个半加器的设计把握利用EDA软件进行电子线路设计的详细流程3.学会对实验板上的FPGACPLD进行编程下载硬件验证自己的设计项目二实验设备及器材配置机一台综合实验开发系统中:基本核心板模块发光管显示模块普通键盘模块USB下载器USB下载线十针连

  • EDA3.ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级KX康芯科技【实验5】 4位十进制频率计设计1.实验目的 通过实验让读者掌握复杂时序逻辑电路的EDA原理图输入设计法和Verilog HDL文本输入设计法通过对设计电路的仿真和硬件验证让读者进一步了解4位十进制频率计的功能和特性 4位十进制频率计的顶层设计文件的原理图如图4.10 图4.10 4位十进制频率计的顶层设计文件的

  • 6EDA综合指导.ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级 Page 点击此处结束放映单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级 Page 第6章 EDA技术综合实验指导综合实验1—频率测量设计 6.1综合实验2—UART设计 6.2综合设计与实验 6.3综合实验1—频率测量设计 6.1综合实验1—频率测量设计 6.1综合实验1—频率测量设计 6.16.1 综合

  • 电子EDA指导书8.doc

    实验八 数据采集电路PCB板设计一实验目的(1)掌握电路原理图设计流程(2)掌握电路原理图层次设计(3)掌握由电路原理图到PCB设计的设计流程(4)掌握PCB设计流程二基本要求在自己的工程组的PCB工程文件中建立多个原理图文件并建立一个PCB文件按实验内容设计出PCB板三实验器材P4计算机Protel DXP软件四实验内容绘制出下列电路原理图进行层次设计并进行PCB板设计图8-1 5

  • EDA-三.doc

    0900288888 张三实验三 D 触发器移位寄存器二进制计数器的Verilog 实现及仿真器的使用一实验目的:本次实验利用Verilog 语言输入方式定义引脚(两种方法)掌握任意进制计数器的设计方法进一步掌握时钟的具体使用方法进而掌握仿真器的使用方法二实验内容:1利用 Verilog 硬件描述语言参考提供源程序设计带进位的4 位二进制计数器2利用 Verilog 硬件描述语言自行设计七段码译码

  • EDA1.doc

    实验一 简单逻辑电路实验一实验目的学习实验平台的使用方法熟悉Quartus II 软件平台和使用 VHDL 语言设计电路的方法学习简单逻辑电路的设计仿真和硬件测试掌握VHDL语言的基本语法和语句把握VHDL程序设计组合时序逻辑电路的基本结构和设计特点二实验内容1运用Quartus II 集成环境下的VHDL文本设计方法设计半加器进行波形仿真引脚分配并下载到实验设备上进行逻辑功能验证2运用Quar

  • EDA带程序.doc

    《EDA技术》实验内容简单组合逻辑 C=(AB)简单组合逻辑 D=C·(AB)简单组合逻辑 D=C⊕A·B简单组合逻辑 D=(CA)·(B⊕C)1位二进制加法器LIBRARY IEEEUSE _LOGIC_ENTITY add1_v IS PORT(A : IN STD_LOGIC B : IN STD_LOGIC Cin : IN ST

  • 7EDA应用例.pptx

    多功能音乐播放器设计 第7章 EDA技术应用实例1.设计方案 在接收DHT11转换数据时需要将传感器输出的40位串行数据存储为并行数据然后转化为摄氏温度值和相对湿度百分比的BCD码进行输出串行数据并行存储到寄存器的思路是每读取一次数据就将用于存放数据的位矢循环左移直至全部移入设计采用状态机模拟FPGA与DHT11之间的通讯与同步由于DHT11是单总线传感器对时序的操作只在一根总线上完

  • 12版EDA及要求.doc

    #

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部