编号 基于FPGA的UART模块设计与实现Design and Realization of UART based on FPGA学 生 姓 名周大勇专 业控制科学与工程学 号S120400525指 导 教 师杨晓慧学 院电子信息工程学院二〇一三年六月 Created with an evaluation copy of . To discov
2010 年第35 期
摘要 通用串口是远程通信接口在数字系统使用很普遍是一个很重要的部件本论文使用Verilog HDL 语言描述硬件功能利用QuartusII 5.0在 FPGA 芯片上的综合描述采用模块化设计方法设计UART(通用异步收发器)的各个模块其中包括波特发生器程序控制器UART数据接收器和UART数据发送器本文采用的外部时钟为48MHZ波特率为9600在QuartusII 5.0和Model
基于F
module clkdiv (clkclkout)input clk 系统时钟output clkout 采样时钟输出reg clkoutreg [24:0]t分频进程always (posedge clk)beginift == 24d162)beginclkout <= 1bt <=t 24d1endelse ift == 24d324)beginc
10211806410毕 业 设 计(论 文)基于FPGA液晶显示模块设计教 学 系: 信息工程系 指导教师: 桂玲 专业班级: 电子信息工程1064班 学生: 叶龙 2010年六月毕业设计(论文)任务书学生叶龙专业班级电子信息工程1064指导教师桂玲工作单位设计(论文)题目基于FPGA液晶显示模块设计设计(论文)主要内容:(
基于FPGA的复指数转换模块设计摘要:复指数运算会运用在许多通信数字处理领域中例如ofdm系统的调制加扰等CORDIC算法是在许多角度计算方面有着广泛应用的经典算法本文通过考虑FPGA的结构精度局限和速度要求采用流水线技术(pipeline)在FPGA上用CORDIC算法实现对复数处理关键词: 坐标旋转数字计算 FPGA 复指数1 引言FPGA以其灵活性和使用方便在现今的数字领域已经得到了
基于FPGA的相位差测量模块的设计相位差测量设计思路相位差测量设计要求 基于FPGA设计一个测量两路同频率信号相位差的模块具体要求如下: 测量信号频率范围: 20Hz20kHz 精度:2度测量波形: 方波自行设计相位差可控双路输出脉冲源作为被测对象发挥部分:(1)相位差和频率交替显示或同时显示(2)提高测量精度(3)拓宽频率范围到20Hz200kHz(4)设计出一套相位计前置整形电路
万方数
#
违法有害信息,请在下方选择原因提交举报