大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • -7.doc

    第七章半导体存储器选择题1.一个容量为1K×8的存储器有 个存储单元 .要构成容量为4K×8的RAM需要 片容量为256×4的RAM .寻址容量为16K×8的RAM需要 根地址线 .若RAM的地址码有8位行列地址译码器的输入端都为4个则它们的输

  • 7-可编程件.ppt

    可编程逻辑器件 随机存取存储器 只读存储器和随机存储器 可编程逻辑器件 2)逻辑矩阵的PLD表示 可编程逻辑器件.5 现场可编程逻辑阵列

  • 7_和可编程件.ppt

    第7章 半导体存储器和可编程逻辑器件存储器——用以存储二进制信息的器件半导体存储器的分类:根据使用功能的不同半导体存储器可分为两大类:(1)随机存取存储器(RAM)也叫做读写存储器既能方便地读出所存数据又能随时写入新的数据RAM的缺点是数据易失即一旦掉电所存的数据全部丢失(2)只读存储器(ROM)其内容只能读出不能写入 存储的数据不会因断电而消失即具有非易失性存储器的容量:存储器的容量=字长(n)

  • 7-和可编程件.ppt

    #

  • 7-和可编程件.pdf

    第7章 半导体存储器和可编程逻辑

  • (5.3.2)--2012.ppt

    第五章 第3讲本讲简要说明目的与要求掌握半导体存储器的逻辑设计授课重点半导体存储器的容量扩展设计阅读章节《计算机原理和设计》第5章第4节主要内容52 主存储器半导体存储器的设计利用半导体存储芯片和其它逻辑控制芯片,构成所需的存储器 由存储芯片 ( mk×n位/片) 构成存储器( Mk×N位)其它逻辑控制芯片:如地址寄存器、地址译码器等 § 52主存储器设计存储器步骤1、系统设计(提出总体方案)提出

  • 09可编程件.ppt

    内存储器—要求存取速度要快一般采用半导体存储器掩模ROM(不可改写ROM固定ROM)24线地址译码器A1输出缓冲器A0D0D2=1D0=1D3 D2 D1 D01 1Y3Y2UCCA0负载管D3A1A0=00由二极管构成的PROMA1Y2 EPROM的特点是:可以通过紫外线照射或 X射线照射擦除原来内容再通过通用或专用的编程器写入新的内容如果不对其进行照射原有内容可以长期

  • 7_.ppt

    用途:存储数据静态RAM:与主从D触发器类似:延时1个时钟2地址译码器 10:2101K 20: 220 1M 26: 226 64M 30: 230 1G Small J Leaded PackageThin Small Package 写入:Xi=1T导通D?Cs读出: Xi=1T导通 Cs ? D课后作业(第1次)1二极管固定ROMW1T导通Y0D快闪存储器(Flash

  • 7-.ppt

    #

  • 7.ppt

    因为半导体存储器的存储单元数目极其庞大而器件的引脚数目有限所以在电路结构上就不可能像寄存器那样把每个存储单元的输入输出直接引出为了解决这个矛盾在存储器中给每个存储单元编了一个地址只有被输入地址代码指定的那些单元才能与公共的输入输出引脚接通进行数据的读出和写入 ROM的电路结构包含存储矩阵地址译码器和输出缓冲器三个部分D1输出电路A0A0假设 :二极管D2这个字线与位线间若接有二极管D31A1K

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部