第五章
第
选择题1.以下对FIR和IIR滤波器特性的论述中不正确的是( A )滤波器主要采用递归结构滤波器不易做到线性相位滤波器总是稳定的滤波器主要用来设计规格化的频率特性为分段常数的标准滤波器2.若x(n)为实序列X(ejω)是其离散时间傅立叶变换则( C )A.X(ejω)的幅度和幅角都是ω的偶函数B.X(ejω)的幅度是ω的奇函数幅角是ω的偶函数C.X(ejω)的幅度是ω的偶函数幅角是ω
1DSP芯片内部采用哈佛结构这种结构将程序空间和数据空间分开允许同时取来自程序存储器的指令和数据存储器的数据2改进的哈佛结构允许指令存储在高速缓冲存储器(Cache)中执行此指令不需要再从存储器中读取指令节约了一个指令周期的时间3TMS320C54x内部有PCDE等4条总线每条总线又包括地址总线和数据总线可以在一个机器周期内从程序存储器取1条指令从数据存储器读2个操作数和向数据存储器写1个操
一.填空题(本题总分12分每空1分)1.累加器A分为三个部分分别为 2.TMS320VC5402型DSP的内部采用 条 位的多总线结构3.TMS320VC5402型DSP采用 总线结构对程序存储器和数据存储器进行控制4.TMS329VC5402型DSP有 个辅助工作寄存
一单项选择题1.TMS320C54X DSP软硬件复位时中断向量为________A FF00H??????????? B FF80H????????????? C 0080H??????????? D 0000H2.TMS320C54X DSP主机接口HPI是________位并行口A 32?????????????? B 16???????????????? C 8??????????????
一简答1.根据你的理解试列举DSP芯片的特点根据数字信号处理的要求DSP芯片一般具有如下的一些主要特点: (1) 在一个指令周期内可完成一次乘法和一次加法 (2) 程序和数据空间分开可以同时访问指令和数据 (3) 片内具有快速RAM通常可通过独立的数据总线在两块中同时访问 (4) 具有低开销或无开销循环及跳转的硬件支持 (5) 快速的中断处理和硬件IO支持 (6) 具有在单
第二章习题答案:题: 哈佛结构DSP芯片内部采用的是多总线结构c54x内部有四条数据总线四条程序总线他的数据存储空间和程序存储空间是分开的独立编址CPU可以同时访问数据存储空间和程序存储空间冯诺伊曼结构程序空间和数据空间是和在一起的统一编址取指令和取操作数都是通过同一条总线分时进行的题: IFR中INT3位=1 IMR中INT3位=1使能中断题: PMST中IPTR=(000000011
一选择题1.C54x 进行32位长数据读操作时使用的数据总线是( )A) CB和EB B) EB和DB C) CB和DB D) CBDB和EB2.以下哪种方法不能清除中断标志寄存器IFR中的中断标志位( )A) 硬件复位 B) 软件复
一选择题1.C54x 进行32位长数据读操作时使用的数据总线是( C )A) CB和EB B) EB和DB C) CB和DB D) CBDB和EB3.下列说法中错误的是( C )A) 每个DARAM块在单周期内能被访问2次 B) 每个SARAM块在单周期内只能被访问1次 C)
违法有害信息,请在下方选择原因提交举报