1.熟悉CPLD的开发软件的基本使用2.理解频率计的测量原理3.掌握CPLD逻辑电路设计方法4.掌握虚拟数字频率计的软件设计 二实验任务和内容 1. 在CPLD中设计一个数字频率计电路设计要求为: 测量范围:1Hz1MHz 分辨率<10-4> 数码管动态扫描显示电路的CPLD下载与实现 2.使用LabVIEW进行虚拟频率计的软件设计要求设计软件界面闸门时间为4档1s100ms10ms1ms频率数字
了解数字频率计测频率与测周期的基本原理熟练掌握数字频率计的设计与调试方法及减小测量误差的方法[重点与难点]重点:数字频率计的组成框图和波形图难点:时基电路和逻辑控制电路[理论内容]一数字频率计测频率的基本原理所谓频率就是周期性信号在单位时间(1s)内变化的次数若在一定时间间隔T内测得这个周期性信号的重复变化次数为N则其频率可表示为f=NT (1)二数字频率计的主要技术指标1频率准确度2频率测量范围
湖南文理学院课程设计报告课程名称: 电子技术课程设计 教学院部: 电气与信息工程学院 专业班级: 通信工程 08101班 学生: 蔡良伟 (200816020129) 指导教师: 曾 进 辉 完成时间: 2010 年6月25日 报告成绩:
基于MSP430G2553数字频率计设计设计要求:1利用MSP430核心板设计一个数字频率计2对外部输入幅度约为3V的方波进行频率测量3LCD1602 显示当前频率4同时将频率数据通过串口传送给PC机显示注:MAX232统一提供include msp430g2553.hinclude string.hunsigned long i=0unsigned long jdatachar a[15]
数字频率计摘要本次课程设计利用加减计数器74LS191数据选择器74LS151做核心控制电路辅以合适的时序发生电路结合常规的手动换挡频率计完成了自动换挡频率计的实现该频率计能够实现1Hz999KHz范围内的信号频率测量并能够完成超量程加挡欠量程减档并能够完成非法信号(如:0.01Hz10MHz等)输入时档位自锁同时电路可以实现自检功能在实现时先利用软件PROTEUS仿真经验证无误后再制作电路
-- 电子线路课程设计报告设计题目: 数字频率计 专业班级:学 号: 姓 名:指导教师:数字频率计的设计设计任务与要求利用555时基电路和加减计数器译码锁存驱动集成芯片CD40110设计一四位的数显式频率计二方案设计与论证数字频率计的主要功能是测量周期信号的频率频率是指单位时间1s内信号发生周期变化的次数
数字频率计一 内容提要:数字频率计是一种用十进制数字显示被测信号频率的数字测量仪器.它的基本功能是测量正弦信号.方波信号尖脉冲信号及其他各种单位时间内变化的物理量.本文粗略讲述了我在本次实习中的整个设计过程及收获讲述了数字频率计的工作原理以及其各个组成部分记述了我在整个设计过程中对各个部分的设计思路对各部分电路设计方案的选择元器件的筛选以及对它们的调试对调试结果的分析到最后得到比较满意的实验
数字频率计信号的频率就是信号在单位时间内所产生的脉冲个数其表达式为f=NT其中f为被测信号的频率N为技术其所累计的脉冲个数T为产生N个脉冲所需的时间技术其所记录的结果就是被测信号的频率如在1s内记录1000个脉冲则被测信号的频率为1000HZ测量频率的基本方法有两种:计数法和计时法或称测频法和测周期法计数法是将被测信号通过一个定时闸门加到计数器进行计数的方法如果闸门打开的时间为T计数器得到的
基于MULTISIM10简易数字频率计------------设计报告一 任务指标1 .基本要求测量被测信号的频率要求如下:信号波形:方波信号幅度:TTL电平信号频率:10Hz9999Hz测量误差:≤1测量时间:≤1s次连续测量显示:4位有效数字可用数码管LED或LCD显示2.发挥部分(1)可以测量正弦交流信号的频率电压的峰-峰值VPP=0.1V5V(2)方波测量时频率测量上限为3MHz测量
: 电子与信息工程系 2011年6月 课程设计项目成绩评定表设计报告书目录 TOC o 1-3 h z u l _Toc242803389 一设计目的 PAGEREF _Toc242803389 h 1 l _Toc242803390 二设计思路 PAGEREF _Toc242803390 h 1 l _Toc242803391 三设计过程 PAGEREF _To
违法有害信息,请在下方选择原因提交举报