单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第5章 内存储器及其接口5.1 半导体存储器5.2 半导体存储器接口的基本技术5.3 16位和32位系统中的内存储器接口15.1半导体存储器概述RAM芯片的结构工作原理及典型产品ROM芯片的结构工作原理及典型产品25.1半导体存储器5.1.1 概述一基本结构3二存储器中的数据组织在字节编址的计算机系统中一个内存地址对应一个字
第二级第三级第四级第五级第5章 并行接口 第5章 并行接口 5.1 并行接口概述 5.2 可编程并行接口芯片Intel 8255A 5.3 8255A的编程与应用 5.4 实验 习题5 5.1 并行接口概述 5.1.1 概述 并行接口广泛应用于计算机内部各部件之间以及计算机与外部设备(外设)之间实现短距离大批量快速率的信息传送在并行数据传送中数据信息同时在
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级中国传媒大学计算机与软件学院 杨全胜《现代微机原理与接口技术》第五章 时间接口5.1 概 述5.1.1
按存储器的系统结构划分:主存储器(内存主存)辅助存储器(外存)高速缓冲存储器cache按存储介质分类半导体存储器---用半导体器件组成的存储器称为半导体存储器如晶体管-晶体管逻辑组成的TTL存储器MOS六管存储器等磁性材料存储器:磁盘磁带光盘等4T4Y地址选择线13根地址信号线通常接系统地址总线的低13位8根数据线与系统数据总线相连CS1CS2两根片选信号线OE输出允许信号WE写允许信号WE tR
ROM接口电路IO端口1394CPU与存储器或输入输出端口进行一次数据交换所花费的时间称为一个总线周期(Bus Cycle) 对于8088CPU 它的总线周期是其与存储器或输入输出端口存取一个字节所花费的时间(2)IO端口地址对IO端口的访问命令与对存储器单元访问相同不必使用专用IO指令外设数目或IO寄存器数几乎不受限制系统读写控制逻辑较简单 应用:Z-80系列和x86系列均采用此方式 专
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级中国传媒大学计算机与软件学院 杨全胜《现代微机原理与接口技术》第2章 PC机系统和PC接口基础 第一节 PC机简
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级中国传媒大学计算机与软件学院计算机通信接口技术教师:李寿强 自考本科中国传媒大学计算机与软件学院1.本课程的性质地位和任务见教材P192.2.课程的基本要求(见教材P192.)(1)较深入地了解PC机的总线端口技术和中断技术(2)掌握PC机的并口串口时间接口技术(3)学会分析和设计典型接口(包括软硬件)的方法3.本课程与有关课
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级中国传媒大学计算机与软件学院 杨全胜《现代微机原理与接口技术》第 4 章 串行接口 第一节 串行通信的基本概念
单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式计算机通信接口技术于英民 等编著中国人民大学出版社第四章 串行接口第一节 串行通信基本概念第二节 调制解调器第三节 串行通信接口的连接标准第四节 异步串行通信接口第五节 异步串行通信的可靠性第六节 异步串行通信接口芯片和编程举例第七节 同步通信第一节
单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式计算机通信接口技术于英民 等编著中国人民大学出版社第二章 PC机系统和PC机接口基础第一节 PC机简介第二节 ISA总线信号及ISA插槽第三节 ISA总线周期时序第四节 PC机ISAO端口地址分配及PC机接口说明第五节 PC端口技术第六节 PC中断技术第
违法有害信息,请在下方选择原因提交举报