Digital Logic Circuit第14讲 同步时序电路分析第 14 讲 课时授课计划 课 程 内 容内容: 时序电路概述 同步时序逻辑电路的分析方法目的与要求: 1.掌握时序电路的概念电路构成与组合电路的区别分类 2.掌握同步时序电路的分析方法(通过举例说明) 3.了解异步时序逻辑电路的分析方法重点与难点
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第五章 同步时序电路§5—1 同步时序电路的结构§5—2 激励表状态表及状态图§5—3 同步时序电路的分析§5—4 同步时序电路的设计§5—5 集成化的同步时序电路本章作业5.15.25.35.45.55.105.115.125.135.145.165.175.185.20(b)(c)5.215.265.275.
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级数字逻辑基础 第四章 同步时序电路本章要求:掌握同步时序电路的基本分析过程掌握同步时序电路的设计原理掌握状态表的化简过程4.1 时序电路的描述注:这是一个一般的结构在实际的逻辑中可以合并某些输出和状态也可以没有输入输入变量输出变量状态变量(现态)状态变量(次态)同步时序电路和异步时序电路同步时序电路:记忆电路一般由触发器
SDL (Specification and Description Language)MSC (Message Sequence Chart)3Blockprocess时序电路图8-1 时序电路的一般形式输入Q0S3状态1Q0S3状态115Control状态名18Bz = 01w=001module GRAY (Clock Reset w z) input Clo
abcd时序逻辑电路分析的任务: 2. 根据给定的时序电路图写出下列各逻辑方程式:1 1 00 01 0 00 1观察状态图和时序图可知电路是一个由信号A控制的可控二进制计数器当A=0时停止计数电路状态保持不变当A=1时在CP上升沿到来后电路状态值加1一旦计数到11状态Y 输出1且电路状态将在下一个CP上升沿回到00输出信号Y的下降沿可用于触发进位操作 输出方程3.列出其状态转换表画出状态转
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级201569??将驱动方程代入相应触发器的特性方程中所得到的方程 一同步时序逻辑电路的分析方法 基本步骤: 1. 根据给定的电路写出它的输出方程和驱动方程并求 状态方程 时序电路的输出逻辑表达式各触发器输入信号的逻辑表达式 2. 列状态转换真值表 简称状态转换表是反映电路状态转换的规律与条件的表格 方法
5.1 异步时序逻辑电路模型 (一)异步时序逻辑电路的分类 异步时序电路可以从不同的角度进行分类 1.冲异步时序电路和电平异步时序电路 输入信号有脉冲信号和电平信号两种所谓电平信号是以电平的高低来表示信号而脉冲信号是以脉冲的有无来表示信号 根据输入信号的不同异步时序电路又分脉脉冲时序电路和电平异步时序电路两种如果加到异步时序电路的输入
#
#
单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四
违法有害信息,请在下方选择原因提交举报