5 计数器逻辑功能测试及应用实验报告班级:040812:赵友:04081139一、实验目的1、熟悉中规模集成电路计数器74HC90的逻辑功能,使用方法及应用。2、掌握构成任意进制计数器的方法。二、实验设备及器件1、数字逻辑电路实验板。2、74HC90同步加法二进制计数器 1片。3、74HC00二输入四与非门 1片。4、导线若干,插座一片,电源一个。三、实验原理计数器是一个用以实现计数功能
5 译码器及其应用实验报告班级:040812:赵友:04081139一、实验目的1、掌握译码器的测试方法。2、了解中规模集成译码器的功能,管脚分布,掌握其逻辑功能。3、掌握用译码器构成组合电路的方法。4、学习译码器的扩展。二、实验设备及器件1、数字逻辑电路实验板 1块2、74HC138 3-8线译码器 1片3、导线若干,插座一片,电源一个三、实验原理1、中规模集成译码器74HC13874
寄存器功能测试及应用实验报告班级:040812:赵友:04081139一、实验目的1、熟悉寄存器的电路结构和工作原理。2、掌握集成移位寄存器74HC194的逻辑功能和使用方法。二、实验设备及器件1、数字逻辑电路实验板2、74HC74双D触发器 2片3、74HC04六反相器1片。4、74HC194四位双向通用移位寄存器1片。三、实验原理移位寄存器是一个具有移位功能的寄存器,是指寄存器中所
实验五 加法器一、实验目的1、掌握半加器、全加器的工作原理及逻辑功能。2、掌握集成加法器的应用。二、实验设备及器件1、数字逻辑电路实验板 1块2、74HC283 1片3、74HC04 1片4、74HC00 1片5、74HC86 1片三、实验原理1、半加器不考虑低位进位,只本位相加,称半加。实现半加的电路,为半加器。2、全加器考虑低位进位的加法称为全加。实现全加的电路,为全加器。3、多位加法器(
实验三 译码器及其应用一、实验目的1、掌握译码器的测试方法。2、了解中规模集成译码器的功能,管脚分布,掌握其逻辑功能。3、掌握用译码器构成组合电路的方法。4、学习译码器的扩展。二、实验设备及器件1、数字逻辑电路实验板 1块2、74HC138 3-8线译码器 2片3、74HC20 双4输入与非门 1片三、实验原理 1、中规模集成译码器74HC138 74HC138是集成3线-8线译码器,在数字系统
加法器实验报告班级:040812:赵友:04081139一、实验目的1、掌握半加器、全加器的工作原理及逻辑功能。2、掌握集成加法器的应用。二、实验设备及器件1、数字逻辑电路实验板 1块2、74HC283 1片3、74HC04 1片4、74HC00 1片5、74HC86 1片6、导线若干,插座两片,电源一个。三、实验原理1、半加器不考虑低位进位,只本位相加,称半加。实现半加的电路,为半加
实验五 加法器一、实验目的1、掌握半加器、全加器的工作原理及逻辑功能。2、掌握集成加法器的应用。二、实验设备及器件1、数字逻辑电路实验板 1块2、74HC283 1片3、74HC04 1片4、74HC00 1片5、74HC86 1片三、实验原理1、半加器不考虑低位进位,只本位相加,称半加。实现半加的电路,为半加器。 Si=AiBi+AiBi2、全加器考虑低位进位的加法称为全加。实现全加的电路,为
8 机械设计课程设计计算说明书设计题目展开式二级圆柱齿轮减速器机电院040812班设计者 朱孝刚(04081129)指导教师 陈永琴2011年7月27日西安电子科技大学目录一、设计任务书-------------------------------(3)二、动力机的选择-----------------------------(4)三、计算传动装置的运动和动力参数-------------(4)
实验八 ?寄存器功能测试及应用一、实验目的1、熟悉寄存器的电路结构和工作原理。2、掌握集成移位寄存器74HC194的逻辑功能和使用方法。二、实验设备及器件1、数字逻辑电路实验板2、74HC74双D触发器 ?2片3、74HC04六反相器1片。4、74HC194四位双向通用移位寄存器1片。三、实验原理 移位寄存器是一个具有移位功能的寄存器,是指寄存器中所存的代码能够在移位脉冲的作用下依次左移或右移
实验三 译码器及应用040812班04081129朱孝刚2010118整理有关实验数据 实验数据74HC138表输入输出S1一 一S2+S3A2A1A0一Y0一Y1一Y2一Y3一Y4一Y5一Y6一Y7100000111111110001101111111001011011111
违法有害信息,请在下方选择原因提交举报