大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • ARMFPGA.doc

    基于ARM的FPGA加载配置实现基于SRAM工艺FPGA在每次上电后需要进行配置通常情况下FPGA的配置文件由片外专用的EPROM来加载这种传统配置方式是在FPGA的功能相对稳定的情况下采用的在系统设计要求配置速度高容量大以及远程升级时这种方法就显得很不实际也不方便本文介绍了通过ARM对可编程器件进行配置的的设计和实现     1 配置原理与方式    配置原理    在FPGA正常工作时配置数据

  • JTAG接口ARMFPGA在线.doc

    基于JTAG接口 实现ARM的FPGA在线配置时间:2009-02-12 09:38:29 来源: HYPERLINK : t _blank 单片机与嵌入式系统 :南京邮电大学 黄志海 周小会 糜正琨引 言??? 随着通信技术的发展出现越来越多的无线接人技术为了解决不同标准间的互通和兼容人们提出了软件无线电(Software Defined RadioSDR)技术SDR技术

  • 一种单片机FPGA并行.doc

    一种基于单片机的FPGA并行配置的实现解放军电子工程学院 薛王伟 李小波解放军驻七八四厂军代室 伍波摘 要:讨论了基于SRAM技术的FPGA可编程逻辑器件的配置方法并以AlteraFLEX 10K系列器件为例 提出了一种利用单片机对可编程逻辑器件进行被动并行配置(PPA)方案该方案速度快简单易行便于实现 能在系统复位或上电时自动对器件编程有效的解决了基于SRAM的FPGA器件掉电易失性的问题该

  • 用PowerPC860FPGA.doc

    用PowerPC860实现FPGA配置 ?摘要:介绍如何用PowerPC860(MPC860)进行FPGA(Xilinx的Virtex-II系列)的配置给出进行FPGA配置所需的详细时序图和原理图本配置基本原理对其它FPGA的配置也适用关键词:PowerPC860 FPGA Xilinx1 概述MPC860是基于PowerPC结构的通信控制器它不仅是集成的微处理器而且将很多外设的功能也集成在

  • FPGAFFT算法.doc

    基于FPGA的FFT算法实现摘要随着数字电子技术的发展数字信号处理技术具有极其广泛的应用比如视频压缩数字机顶盒有线调制解调器数字多用盘多媒体与无线通信语音处理传输系统雷达成像全球定位系统等等同时信息技术领域是依赖于数字信号处理及其相应的专用集成电路的所以对数字信号处理的要求越来越高因此对数字信号处理中涉及到的有关算法的改进也提出了更高的要求其中快速傅立叶变换是数字信号处理的一种重要的算法研究

  • FPGACFAR设计与.pdf

     2006 年 9 月

  • FPGASVPWM控制算法.doc

    毕业设计开题报告题 目: 基于FPGA的SVPWM电压 空间矢量控制算法实现 学生: 何海彬 学 号: 080701101 专 业: 电子信息工程 指导教师: 于国庆(副教授) 2012年3月5日Created with an evaluat

  • FPGAFFT算法硬件.doc

    FFT(快速傅里叶变换)是一种非常重要的算法在信号处理图像处理生物信息学计算物理应用数学等方面都有着广泛的应用在高速数字信号处理中FFT的处理速度往往是整个系统设计性能的关键所在FPGA(现场可编程门阵列)是一种具有大规模可编程门阵列的器件不仅具有ASIC(专用集成电路)快速的特点更具有很好的系统实现的灵活性基于FPGA的设计可以满足实时数字信号处理的要求在市场竞争中具有很大的优势因此FPG

  • Altera-FPGA设计文档.ppt

    1. ByteBlaster并行下载电缆2. ByteBlasterMV并行下载电缆(5)软件编程和配置步骤(1)下载模式BitBlaster串行下载电提供PS模式和JTAG模式两种数据下载模式可编程配置一个器件或多个器件链数字传输速率支持9600至 230 400波特率数据从 PC机 RS-232串口通过 BitBlaster电缆下载到电路板与PC机RS-232串口相连的是25针插座与 PCB电

  • TMS320C61416EMIF总线下双FPGA设计.doc

    TMS320C61416 EMIF总线下双FPGA加载设计实现[ 来源:d 类别:技术 时间:2009-4-13 13:17:48 ][字体: HYPERLINK javascript:ContentSize(16) 大  HYPERLINK javascript:ContentSize(14) 中  HYPERLINK javascript:ContentSize(12)

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部