目 录 TOC o 1-3 h z u HYPERLINK l _Toc355989584 1 绪论 PAGEREF _Toc355989584 h 1 HYPERLINK l _Toc355989585 课题分析 PAGEREF _Toc355989585 h 1 HYPERLINK l _Toc355989586 FPGA概述 PAGEREF
应用指南
基于FPGA的半整数分频器设计一.系统设计任务及功能概述1.系统设计任务基于FPGA的半整数分频器设计任务要求:设有一个5MHz(或7911131517192123 25MHz)的时钟源但电路中需要产生一个2MHz的时钟信号由于分频比为(或1)因此采用小数分频2.小数分频的基本原理小数分频的基本原理是采用脉冲吞吐计数器和锁相环技术先设计两个不同分频比的整数分频器然后通过控制单位时间内两种分频
Author:---Engineer Lhrace1半整数分频占空比不为50说明:设计的史上最好用的半整数分频占空比不为50包含设计思路module div_5(clkclk_ditt2temp1temp2)N0.5input clkoutput clk_divoutput reg[31:0tt2output reg temp1temp2initial begin t
泉 州 师 范 学 院 毕业论文(设计) 题目 基于FPGA的通用可控分频器的设计物理与信息工程 学院 电子信息科学与技术 专业 2007 级学生 李文才 070303018 指导教师 曾永西 职称 讲师 完成日期 2011年4月1日 教务处
毕业设计(论文)立题卡课题名称基于FPGA四位十进制数字频率计设计出题人课题表述(简述课题的背景目的意义主要内容完成课题的条件成果形式等)数字频率计是一种用十进制数字显示被测信号频率的数字测量仪器它的基本功能是测量正弦信号方波信号尖脉冲信号以及其它各种单位时间内变化的物理量当今国内外厂家生产的数字频率计在功能和性能方面都比较优良而且还在不断发展中但其结构比较复杂价位也比较高在测量精准度要求比
基于FPGA的自适应数字频率计设计 Design of Adaptive Digital Frequency Meter Based on FPGA基于FPGA的自适应数字频率计的设计基于FPGA的自适应数字频率计的设计 摘 要本文运用EDA技术和PFGA 技术设计基于FPGA的自适应数字频率计系统EDA技术是现代电子设计技术的核心潮流FPGA的发展对E
装订线 本科生学年论文(课程设计)题目:基于FPGA数字频率计的设计 学 院 学科门类 专 业 学 号 姓 名 指导教师 2012年10月20日 基于FPGA数字频率计的设计摘 要 频率计基于电子设计技术实现了在一片现场可编程门阵列上的数字频率计的设计也是计算机通讯设备音频视频等科研生产领域可缺少的测量仪器本文主要介绍一种以FPG
#
毕业设计基于FPGA的简易数字频率计设计学 院: 信息科学技术学院专 业: 姓 名: 指导老师: 电子科学与技术黄锐填 学 号: 职 称: 0601521013张应省黄相
违法有害信息,请在下方选择原因提交举报