大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • .ppt

    Click counterNot Carry

  • (整)器.doc

    任意数(整数小数)分频器分频原理1.1偶数倍分频偶数倍分频通过计数器计数是很容易实现的如进行N倍偶数分频那么可以通过由待分频的时钟触发计数器计数当计数器从0计数到N2-1时输出时钟进行翻转并给计数器一个复位信号使得下一个时钟从零开始计数以此循环下去这种方法可以实现任意的偶数分频 1.2奇数倍分频奇数倍分频通过计数器也是比较容易实现的如进行三分频通过待分频时钟上升沿触发计数器进行模三计数当计数

  • Verilog实现奇和偶器和半整器程序.doc

    1半整数分频占空比不为50说明:设计的史上最好用的半整数分频占空比不为50包含设计思路module div_5(clkclk_ditt2temp1temp2)N0.5input clkoutput clk_divoutput reg[31:0tt2output reg temp1temp2initial begin temp1=0temp2=1end 首先进行初始

  • FPGA奇和偶器和半整器设计(Verilog程序).doc

    Author:---Engineer Lhrace1半整数分频占空比不为50说明:设计的史上最好用的半整数分频占空比不为50包含设计思路module div_5(clkclk_ditt2temp1temp2)N0.5input clkoutput clk_divoutput reg[31:0tt2output reg temp1temp2initial begin t

  • .doc

    #

  • 11.进制器.doc

    任意进制分频器实验1.按图4-4-1表4-4-1验证74LS161的功能2.利用74LS161的清零端CR设计一个9分频器当时钟频率为1Hz时用LED数码管显示74LS161 Q3—Q0的输出状态并填入表4-4-6中当时钟频率为10kHz时用示波器观察和记录CPQ3—Q0的波形3. 利用74LS161的置数端LD设计一个12分频器当时钟频率为1Hz时用LED显示74LS161 Q3—Q0的输出状态

  • 基于FPGA器设计.doc

    目 录 TOC o 1-3 h z u  HYPERLINK l _Toc355989584 1 绪论 PAGEREF _Toc355989584 h 1 HYPERLINK l _Toc355989585  课题分析 PAGEREF _Toc355989585 h 1 HYPERLINK l _Toc355989586  FPGA概述 PAGEREF

  • Verilog_实现占空比的方法.doc

    分频程序虽然简单但我觉得由简入难是学习的一个必然阶段慢慢的我们自然会成长起来所以如果有时间的话大家都可以将自己的这种贴到论坛上来如果你的程序好其他人也可以学习如果你的程序有问题大家可以一起帮你找问题共同进步还有我觉得在 发贴的时候最好能将原理说一下一来大家看你的贴能学到东西二来也方便解答你的问题不然还得解答者自己去找搞懂原理然后再回答你回答你问题 的人自然也就不多了说了一些题外话下

  • 类计布计(叶兵).ppt

    #

  • 析技术.ppt

    传统的地震分辨率是在时间域进行储层的分辨分辨的极限14λ频谱分析技术是从频率域对储层进行分辨每个薄储层都有一个频率与其对应突破了传统地震分辨率的限制80HZ三储层分布特征再认识125HZ

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部