大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • ().ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级 电子技术课程设计辽宁石油化工大学 职业技术学院目录数字钟的功能要求数字钟电路系统的组成方框图主体电路设计功能扩展电路的设计整机电路MCU控制的数字钟一数字钟的功能要求1基本功能 准确计时以数字形式显示时分秒的时间小时的计时要求为12翻1分和秒的计时要求为60进位校正时间一数字钟的功能要求(续)2扩展功能 定时控制仿广播

  • 简易频率课程)0.doc

    ..课程设计任务书..课题名称简易数字频率计的设计完成时间指导教师职称副教授学生班 级总体设计要求和技术要点1.设计一个简易数字频率计电路要求:① 测量信号范围:方波正弦波幅度:频率:19999Hz② 最大读数:9999Hz用四个数码管显示闸门信号的采样时间为1s③ 电路具有启停控制用于启动和停止频率的连续显示停止时对计数器清零2.用中小规模的集成电路设计数字频率计电路画出单元电路图整机逻辑框

  • .doc

    数字钟电路Created with an evaluation copy of Aspose.Words. To discover the full versions of our APIs please visit: :products.asposewordsPAGE 6Created with an evaluation copy of Aspose.Words

  • .doc

    数字钟电路Created with an evaluation copy of Aspose.Words. To discover the full versions of our APIs please visit: :products.asposewordsPAGE 6Created with an evaluation copy of Aspose.Words

  • 课程.doc

    指导老师:学生:学 号:专 业:电子信息工程班 级:系 别:电气工程与自动化学院设计时间: 目 录 一. 概述……………………………………………………1二. 设计要求和任务………………………………………1三. 设计原理及方框图……………………………………1四. 各部分电路的设计及实现……………………………2五. 总体电路图

  • 逻辑.doc

    数字电子技术项目设计题 目 数字电子钟逻辑电路设计 二O一O 年 六 月 二十九 日 : 项目设计主要内容 一.设计任务…………………………  ? 二.数字电子钟逻辑电路的设计框图……………… ? 三.数字电子钟逻辑电路的电路原理图 ………………? 四.系统硬件设计过程及完成的功能…… ? 五.检测与调试…

  • 不要免费没有注册注册百度.doc

    ★★本仅用于网友交流切勿伤害他人利益2011.08.06————————————————————————————————————————————不要积分下载百度文库没有积分下载百度文库怎么免费下载百度文库如何免费下载百度文库没有注册下载百度文库无需注册无需积分下载百度文库————————————————————————————————————————————★★方法一:下载零分文档

  • .ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级积分电路设计积分电路是信号调理器实现加速度信号转换为速度和位移的变换电路一基本概念最简单的振动是简谐振动特点:(1) 参量是时间的谐和函数(2) 在时域为一正弦波(3) 在频域为一直线谱(信号的傅立叶变换)tx(t)00X(ω)ωω0简谐振动的时域参数振动时域参数间的幅度关系:微积分关系振动时域参数的相位关系振动时域参数间的幅

  • 图(毕业论文)(免费.xiaoy).doc

    正文:电气工程系2009届毕业生毕 业 论 文(设 计)题目:__数字钟电路院 系:_山工院电气工程系__班 级:_应用电子0601______姓 名:_____秦吉伟________指导老师:_孙丰收 丁兆运__时 间: 5月1日 : PAGE 6 : 第 PAGE 2页西南石油大学2006届本科毕业设计论文山东工业职业学院毕业设计(论文)中

  • 逻辑—简易.docx

    数字逻辑电路课程设计报告多功能数组钟设计设计要求:通过Maxplus II使用VHDL语言编写设计一款多功能数字钟具体功能如下:时钟时分秒分别显示且能正确计数整点报时时钟在将要到达整点的最后十秒给予蜂鸣提示校时可以通过相应开关按钮对时钟的时分秒进行调整闹钟用户可以预设闹铃时刻当时间到达该时刻时发出蜂鸣提示总体设计:高频输入设计框图:秒校对分校对时校对分频模块分计时模块秒计时模块时计时模块报时模块位

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部