单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级4 组合逻辑电路4.1组合逻辑电路的分析4.2组合逻辑电路的设计4.3组合逻辑电路中的竞争和冒险4.4常用组合逻辑集成电路4.5组合可编程电路4.6用Verilog HDL描述组合逻辑电路教学基本要求1.熟练掌握组合逻辑电路的分析方法和设计方法2.掌握编码器译码器数据选择器数值比较器和加法器的逻辑功能及其应用3.学会阅读M
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级5 锁存器和触发器5.1 双稳态存储单元电路5.2 锁存器5.3 触发器的电路结构和工作原理5.4 触发器的逻辑功能教学基本要求1掌握锁存器触发器的电路结构和工作原理2熟练掌握SR触发器JK触发器D触发器及T 触发器的逻辑功能3正确理解锁存器触发器的动态特性1时序逻辑电路与锁存器触发器: 时序逻辑电路:概述锁存器和触发
单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级 1.4 二进制代码1.4.1 二-十进制码1.4.2 格雷码1.4.3 ASCII码 1.4 二进制代码 二进制代码的位数(n)与需要编码的事件(或信息)的个 数(N)之间应满足以下关系:2n-1≤N≤2n1. 二—十进制码进制码(数值编码)(BCD码----- Binary Code Deci
#
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级2 .逻辑代数与硬件描述语言基础2.1 逻辑代数 2.2 逻辑函数的卡诺图化简法 2.3 硬件描述语言Verilog HDL基础 教学基本要求1熟悉逻辑代数常用基本定律恒等式和规则3熟悉硬件描述语言Verilog HDL2掌握逻辑代数的变换和卡诺图化简法 2.1.1 逻辑代数的基本定律和恒等式2.1
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级3 逻辑门电路3.1 MOS逻辑门电路3.2 TTL逻辑门电路3.3 射极耦合逻辑门电路3.4 砷化镓逻辑门电路3.5 逻辑描述中的几个问题3.6 逻辑门电路使用中的几个实际问题 3.7 用VerilogHDL描述逻辑门电路教学基本要求:1了解
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级输入A输出L0110逻辑真值表 逻辑表达式 L = A 饱和截止T4低电平截止截止饱和倒置工作高电平高电平导通导通截止饱和低电平输出D4T3T2T1输入(3 )采用输入级以提高工作速度 当TTL反相器?I由3.6V变0.2V的瞬间 T2T3管的状态变化滞后于T1管仍处于导通状态T1管Je正偏Jc反偏 T
单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级9.2.6 集成AD转换器及其应用9.2 AD 转换器9.2.1 AD转换的一般工作过程9.2.2 并行比较型AD转换器9.2.3 逐次比较型AD转换器9.2.4 双积分式AD转换器9.2.5 AD转换器的主要技术指标概述ADCDnD0输出数字量输入模拟电压能将模拟电压成正比地转换成对应的数字量1.
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第一章 半导体器件1.1 半导体的特性1.2 半导体二极管1.3 双极型三极管(BJT)1.4 场效应三极管1.1 半导体的特性 1. 导体:电阻率 ? < 10-4 ? · cm 的物质如铜银铝等金属材料 2. 绝缘体:电阻率 ? > 109 ?· cm 物质如橡胶塑料等 3. 半导体:导电性能介于导体和半导体之间的物
#
违法有害信息,请在下方选择原因提交举报