基于FPGA的数字频率计设计学院: 专业: 班级: : : 审阅老师: 评分: 目录 TOC o 1-3 h z u HYPERLINK l _To
电子技术综合试验实验报告班级:测控一班:2907101002:李大帅指导老师:李颖基于FPGA的数字频率计设计报告系统整体设计设计要求: 1被测输入信号:方波 2测试频率范围为:10Hz100MHz 3量程分为三档:第一档:闸门时间为1S时最大读数为 第二档:闸门时间为时最大读数为 第三档:闸门时间为时最大读
玉林师范学院课程论文题 目: 基于FPGA的数字频率计 院 (系): 电子与通信工程学院 专 业: 电子信息与科学技术 学生:zhengyongyong 学 号: 指导老师
毕业设计(论文)立题卡课题名称基于FPGA四位十进制数字频率计设计出题人课题表述(简述课题的背景目的意义主要内容完成课题的条件成果形式等)数字频率计是一种用十进制数字显示被测信号频率的数字测量仪器它的基本功能是测量正弦信号方波信号尖脉冲信号以及其它各种单位时间内变化的物理量当今国内外厂家生产的数字频率计在功能和性能方面都比较优良而且还在不断发展中但其结构比较复杂价位也比较高在测量精准度要求比
基于FPGA的自适应数字频率计设计 Design of Adaptive Digital Frequency Meter Based on FPGA基于FPGA的自适应数字频率计的设计基于FPGA的自适应数字频率计的设计 摘 要本文运用EDA技术和PFGA 技术设计基于FPGA的自适应数字频率计系统EDA技术是现代电子设计技术的核心潮流FPGA的发展对E
装订线 本科生学年论文(课程设计)题目:基于FPGA数字频率计的设计 学 院 学科门类 专 业 学 号 姓 名 指导教师 2012年10月20日 基于FPGA数字频率计的设计摘 要 频率计基于电子设计技术实现了在一片现场可编程门阵列上的数字频率计的设计也是计算机通讯设备音频视频等科研生产领域可缺少的测量仪器本文主要介绍一种以FPG
#
成绩 课 程 设 计 说 明 书课程设计名称: EDA技术课程设计 题 目: 数字频率计电路设计 学 生 姓 名: 指 导 教 师: 卿 朝 进 日期:2011年5月 30日摘要: 频率计具有数字频率计是直接用十进制来显示被测信号频率的一种测量装置本设计用Veri
基于FPGA 的数字频率计的设计
毕业设计基于FPGA的简易数字频率计设计学 院: 信息科学技术学院专 业: 姓 名: 指导老师: 电子科学与技术黄锐填 学 号: 职 称: 0601521013张应省黄相
违法有害信息,请在下方选择原因提交举报