大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • 1.ppt

    数字逻辑第1章 数字逻辑基础本章是学习数字逻辑电路的基础主要介绍数字逻辑电路中常用的几种数制的表示方法及其转换规律数字系统中常见的几种编码及逻辑代数的基本理论和基础知识 11.1 数制1.1.1 十进制数(Decimal)日常生活中人们都习惯于使用十进制数它由09共10个数码组成十进制数的计数规则是逢10进1进位计数制是以表示计数符号的个数来命名的我们把计数符号的个数称为基数用符号R来表示十

  • 1-.ppt

    #

  • 1-.ppt

    数字电路与数字信号 模拟电路与数字电路微处理器的时钟频率高达3GHz(109Hz)小规模集成电路SSI106以上中规模1)电路简单便于大规模集成批量生产模拟电路主要研究:输入输出信号间的大小相位失真等方面的关系主要采用电路分析方法动态性能用微变等效电路分析例:锅炉的温度电动机的转速正弦波信号等 模拟信号与数字信号L(低电平)高电平周期T脉冲宽度 (tw )---- 脉冲幅值的50的两个时间所

  • 1.ppt

    #

  • 1-电路.ppt

    所谓数制指进位计数制即用进位的方法来计数.(3) 采用位置计数法4. 二进制数与十进制数之间的转换8421码00010011010101111001 ① 8421BCD码和代表09的二进制数一一对应 2. 格雷码(Gray码)规则为:若两运算数相同结果为0两运算数不同结果为1. 二进制加法第一种情况:两个正数相加 与逻辑电路状态表开关A状态 开关 B状态 灯F状态

  • 3.ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二层第三层第四层第五层第3章:数字逻辑基础 计算机系统的硬件是有许多逻辑器件组成的它们一般可以分成组合逻辑器件和时序逻辑器件两大类 如果该器件的输出状态仅与当时的输入状态有关而与过去的输入状态无关则称为组合逻辑器件组合逻辑电路的基本单元为门电路常用的组合逻辑器件有加法器算术逻辑运算单元(ALU)译码器等 如果逻

  • .ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第一章 数字逻辑基础1.1 数制和BCD码1.2 逻辑代数1.3 逻辑函数的表示和化简返回第 1 章上页下页数字电路电路的特点:1.所处理的数字信号只有两种取值(10)2.电路抗干扰能力强3.信息便于长期存储便于计算机处理数字电路 组合逻辑电路:门组成 时序逻辑电路:触发器组成集成电路数字集成电路模拟集成电路概述:上页下页返回

  • .ppt

    模拟信号与数字信号电平 数字电路 十进制数的表达式:11 二进制的特点12……最低位数字电子×2=()D=()B 误差ε<2-1016 有八个数码01……789 计数规律是逢八进一 八进制是以八为基数的计数体制 八进制的位权: …… 83 82 81 80127220948421码842421码94

  • 1.ppt

    二值逻辑变量与基本逻辑运算1设计:4验证结果从集成度不同 --数字集成电路可分为小规模中规模大规模超大规模和甚大规模五类 1000099999小规模4)具可编程性可实现硬件设计软件化设计方式:分为传统的设计方式和基于EDA软件的设计方式 u V0电 平 a 在电路中用低高电平表示01两种逻辑状态(2)周期性和非周期性例 设周期性数字波形的高电平持续6ms低电平持续10ms

  • 电路-1-.ppt

    学习重点:①在具体的数字电路与分析和设计方法之间以分析和设计方法为主②在具体的设计步骤与所依据的概念和原理之间以概念和原理为主③在集成电路的内部工作原理和外部特性之间以外部特性为主t 进位计数制:表示数时仅用一位数码往往不够用必须用进位计数的方法组成多位数码且多位数码每一位的构成及低位到高位的进位都要遵循一定的规则这种计数制度就称为进位计数制简称数制十六进制(Hexadecimal) 数制与代

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部