大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • 5.ppt

    5.1.1 双稳态触发器的性质1.两个互补的输出Q和Q端2.两个稳态:0稳态(Q=0Q=1)和1稳态(Q=1Q=0)3.在外部输入信号的作用下从一种稳态翻转到另一个稳态一次翻转Q S0QQ1Qn0010清0111RS=101S01Q R 31Q0S10× Qn(约束)不定状态01101×1Q 21CP0Qn10Qn0 D=05.2.3 钟控J-K触发器 2R封锁34门的输入 1保持不变 10

  • -组合.ppt

    (4)最后一步进行实物安装调试这是最终验证设计是否正确的手段电路电路ABC为1表示赞成为0表示反对第一步:列出真值表ABC为1表示赞成为0表示反对0011A110重要01我们选用与非逻辑来实现110F=ABACF有条件的话可以进行下一步

  • 3-1.ppt

    S  (3) 开关S的接通或断开动作瞬间完成O(c) 理想二极管开关特性vIvIVRvDt2iDts图3-1-4 二极管瞬态开关特性VFtrrt  图3-1-5中当vI>VREF1时二极管导通vO≈vI当vI<VREF1时二极管截止vO=VREF1这样就将输入波形中瞬时电位低于VREF1的部分抑制掉而将高于VREF1的部分波形传送到输出端实现了下限限幅的功能--  串联双向限幅器(假设VREF1

  • 3-4.ppt

    #

  • 综合.ppt

    #

  • 》7.doc

    练习题(3)参考答案1.(5.2)见答图3.1 答图3.1 答图3.22.(5.4)见答图3.2 3.(5.7)见答图3.3答图3.34.(5.13)见答图3.4 答图3.45.(5.16)(1)Q1n1= ?Q1n(CP下降沿触发)(2)Q2n1= 0 (3)Q3n1= ?Q3n(CP上升沿触发)(4)Q4n1= 0

  • 的EDA.ppt

    EDA(Electronic Design Automation) 电子设计自动化 EDA技术是以微电子技术为物理层面现代电子设计技术为灵魂计算机软件技术为手段最终形成集成电子系统或专用集成电路ASIC为目的一门新兴技术20世纪90年代电子系统设计自动化(EDA)阶段掩膜 硬件描述语言(HDL) Verilog-HDL是在1983年由GDA(Gateway Design

  • 5章__.ppt

    ??? ??? ???? ??????? ???? ???? ????? ??返回上一页上一页上一页上一页上一页上一页下一页下一页    3.二进制与八进制十六进制的相互转换    (1)二进制与八进制之间的相互转换    因为三位二进制数正好表示07八个数字所以一个二进制数转换成八进制数时只要从最低位开始每三位分为一组每组都对应转换为一位八进制数若最后不足三位时可在前面加0然后按原来的顺序排

  • 作业.doc

    数字电路与逻辑设计作业1将下列十六进制数化为等值的十进制数和等值的二进制数(1)()16(2)()16解:(1)()16=()10 ()16=()2(2)()16=()10 ()16=()22试证明下列关系成立:(1)证:(2)若X1X2=1则有证:∵X1X2=1∴(3)若X1X2=0则有证:∵X1X2=0∴3用代数法化简: 解:4电路如下图所示已知门电路G1G2的参数为:VOH=3VVO

  • 系统_时序.ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第五章 时序逻辑电路第五章 时序逻辑电路本 章 作 业? 本章作业:5-45-55-125-13第五章 时序逻辑电路本章主要内容? 本章主要内容:§5.1 时序逻辑电路的特点和表示方法§5.2 时序电路的分析方法§5.3 寄存

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部