MOS device and CMOS StructureChapter 3Digital circuitLogic levels and SwitchAny node in circuit must get 1/0 from Vcc/Gnd by switchesSwitch : MOS transistor Switch is controlled by G through electric
#
第三章组合逻辑二极管与门 《数字逻辑》 第三章·组合逻辑输出高电平VOH和输出低电平VOL:输入端在施加规定的电平下使输出端为高电平时的输出电压值称为输出高电平VOH输入端在施加规定的电平下使输出端为低电平时的输出电压值称为输出低电平VOL开门电平VON和关门电平VOFF :最小高电平称为开门电平VON最大低电平称为关门电平VOFF扇入系数NI和扇出系数NO:门电路允许的输入端数目称为该门电路
(1)与或表达式:Y=ABAC(2)或与表达式:Y=(AB)(AC)(3)与非-与非表达式:Y=AB·AC(4)或非-或非表达式:Y=ABAC(5)与或非表达式:Y=ABAC2. 最大项 F(ABC)=∑m(1367)=∏M(0245) 例1. 如果逻辑函数F(ABCD)=∑m(14912)G(ABCD)=∏M(14912)求FG=解:F和G是具有相同变量个数的两个函数F(ABCD)=∑m(149
单击此处编辑母版标题样式 单击此处编辑母版文本样式第二级第三级第四级第五级第4章 组合逻辑设计原理 逻辑代数基础 组合电路分析 组合电路综合数字逻辑设计及应用14.1 开关代数内容回顾基本公理定理对偶反演补充:同或异或A0 ? A1 ? … ? An = 1 1的个数是奇数0 1的个数是偶数A0 ⊙ A1 ⊙ … ⊙ An = 1 0的个数是偶数0 0的个数是奇数2
时序机是一个5元组表征为M=(IOQNZ)其中I为输入有限非空集合O为输出有限非空集合Q为时序机状态有限非空集合N为时序机的次态函数即Z为时序机的输出函数分两种情况:1. 若即输出是输入和状态的函数该时序机称为密勒(Mealy)型时序机2. 若即输出仅仅是状态的函数该时序机称为莫尔(Moore)型时序机首先假设检测器有一个初始状态A若输入的第l个信号是1它是101序列的第1个元素应该把这个情况记忆
#
逻辑代数与基本逻辑运算U一基本逻辑运算和逻辑函数L= A?B = AB B真值表0 0 00 1 11 0 11 1 1AB(3)非逻辑关系和非门A概念YD运算规则:符号:符号:Y1AB1用二极管三极管实现2数字集成电路(大量使用) 1) TTL集成门电路 2) MOS集成门电路 BA或非门Y四关于逻辑函数的书写 A?0 =0
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级数字逻辑与数字集成电路(第2版)清华大学计算机系列教材 王尔乾 杨士强 巴林风 编著数 字 逻 辑 (2002级本科生课程)清华大学计算机系杨士强 yangshqtsinghua.edu赵有建 zhaoyjcsnet1.cs.tsinghua.edu引言数字逻辑 课程的地
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级《数字逻辑》教材 张辉宜《数字逻辑》中国科技大学出版社2005 ISBN 7 312-01768-1Tp.352 参考 与教材内容相近的材料均可徐维《数字电子技术教程》电子工业出版社2006延明《数字逻辑设计实验与EDA技术》北邮出版社2006考试 闭卷International School of Softwa
违法有害信息,请在下方选择原因提交举报