大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • Verilog_HDL3.ppt

    第四章 Verilog HDL数字逻辑电路设计方法7/5/20241Microelectronics SchoolXidian University 41 Verilog HDL 语言设计思想和可综合特性7/5/20242Microelectronics SchoolXidian University 例41-1:用Verilog HDL设计模256(8bits)计数器(a)可综合程序描述方式mo

  • Verilog_HDL1.ppt

    #

  • Verilog_HDL2.ppt

    #

  • Verilog_HDL4.ppt

    第五章仿真验证与Testbench编写7/5/20241Microelectronics SchoolXidian University 51 Verilog HDL电路仿真和验证概述仿真,也叫模拟,是通过使用EDA仿真工具,通过输入测试信号,比对输出信号(波形、文本或者VCD文件)和期望值,来确认是否得到与期望所一致的正确的设计结果,验证设计的正确性。验证是一个证明设计思路如何实现,保证设计在功

  • Verilog_HDL5.ppt

    第六章 Verilog HDL高级程序设计举例7/5/20241Microelectronics SchoolXidian University 61数字电路系统设计的层次化描述方法Bottom-Up:7/5/20242Microelectronics SchoolXidian University 串行加法器:一个四位串行加法器由4个全加器构成。全加器是串行加法器的子模块,而全加器是由基本的逻辑

  • Verilog_HDL6.ppt

    第七章 仿真测试工具和 综合工具7/5/20241Microelectronics SchoolXidian University 71 数字集成电路设计流程简介7/5/20242Microelectronics SchoolXidian University 711 设计规范 设计规范文件是一个包含功能、定时、硅片面积、功耗、可测性、故障覆盖率以及其它的设计准则的详细说明书。设计规范描述了项目完

  • 系统chapter1.ppt

    Click to edit Master title styleClick to edit Master text stylesSecond LevelThird LevelFourth LevelFifth LevelEE141? Digital Integrated Circuits2ndIntroductionDigital Integrated CircuitsA Design Persp

  • 系统chapter2.ppt

    Click to edit Master title styleClick to edit Master text stylesSecond LevelThird LevelFourth LevelFifth LevelEE141? Digital Integrated Circuits2ndManufacturingDigital Integrated CircuitsA Design Pers

  • 时基555.ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级时基555集成电路原理与应用电子科技大学大学生科技创新中心陈祝明(zmchenuestc.edu)讲授内容数字逻辑的基本概念集成运算放大器的典型应用555定时器的工作原理555定时器的应用一数字逻辑的基本概念1. 数字逻辑LA开关A灯L开灭闭亮AL0011条件结果2. 基本逻辑运算ABLABL=A?BA0011B0101

  • 3.ppt

    #

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部