第5章 触发器 第5章 触发器 基本RS触发器 时钟控制的触发器 集成触发器 触发器的逻辑符号及时序图 基本RS触发器 .1 电路结构和工作原理 基本RS触发器是构成各种功能触发器的基本单元所以称为基本触发器它可以用两个与非门或两个或非门交错耦合构成图.1(a)是用两个与非门构成的基本RS触发器的逻辑电路它具有两个互补的输出端Q和Q一般用Q端的逻辑值来表示触发器的状态当
单击此处编辑母版标题样式信息科学技术学院Digital Electronics Technology第5章 触发器数字电子技术 Digital Electronics Technology海南大学《数字电子技术》课程组教学::hainu.eduszjpkc讨论空间::975885101.qzone.qqE-mail: 975885101qq5.1 概
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级应知要求 第5章 触发器掌握集成触发器的应用方法和测试方法能综合应用集成触发器进行功能转换或者实现比较复杂的电路功能 熟悉各种触发器的电路结构工作原理掌握各种触发器的触发方式和功能特点熟悉触发器的简单应用和相互转换应会要求 第5章 触发器5.1 基本RS触发器5.2 同步触发器5.3 主从JK触发器 5.4 维持阻塞D触发器
基本RS触发器Q011 001 1次态:触发器接收输入信号之后所处的新的稳定状态0RSQ特性表不变状态图状态图110集成主从JK触发器 边沿触发器CP下降沿时刻有效注意RS触发器特性方程与JK触发器的特性方程比较得:T触发器特性方程:在数字电路中凡每来一个时钟脉冲就翻转一次的电路都称为T'触发器P216:
#
触发器:一个触发器能够存储一位“0”或“1”二值信号器件。基本触发器(锁存器)-------够成各种触发器的基本电路第5章 触发器§51基本触发器§511与非门构成的基本SR触发器两互补输出端两输入端输入SD=1, RD=0时①若原状态:1001输出:保持原态2)电路工作原理②若原状态:01输出:10110输入SD=1, RD=0时①若原状态:输出:保持原态输入SD=0, RD=1时①若原状态:输
数字电子线路基础张准zhzhun@5锁存器和触发器51双稳态存储单元电路52 锁存器53触发器的电路结构和工作原理54触发器的逻辑功能教学基本要求1、掌握锁存器、触发器的电路结构和工作原理2、熟练掌握SR触发器、JK触发器、D触发器及T 触发器的逻辑功能3、正确理解锁存器、触发器的动态特性1、时序逻辑电路与锁存器、触发器: 时序逻辑电路:概述锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。 结构
数字电子线路基础张准zhzhun@5锁存器和触发器51双稳态存储单元电路52 锁存器53触发器的电路结构和工作原理54触发器的逻辑功能教学基本要求1、掌握锁存器、触发器的电路结构和工作原理2、熟练掌握SR触发器、JK触发器、D触发器及T 触发器的逻辑功能3、正确理解锁存器、触发器的动态特性1、时序逻辑电路与锁存器、触发器: 时序逻辑电路:概述锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。 结构
不同类型触发器间的转换信号输入端低电平有效1R S11 1R S次态Qn1的卡诺图1×若 01触发器就会翻转成为0状态S信号不同时撤消状态确定置1(1)触发器的次态不仅与输入信号状态有关而且与触发器的现态有关(2)电路具有两个稳定状态在无外来触发信号作用时电路将保持原状态不变(3)在外加触发信号有效时电路可以触发翻转实现置0或置1(4)在稳定状态
触发器:一个触发器能够存储一位“0”或“1”二值信号器件。基本触发器(锁存器)-------够成各种触发器的基本电路第5章 触发器§51基本触发器§511与非门构成的基本SR触发器两互补输出端两输入端输入SD=1, RD=0时①若原状态:1001输出:保持原态2)电路工作原理②若原状态:01输出:10110输入SD=1, RD=0时①若原状态:输出:保持原态输入SD=0, RD=1时①若原状态:输
违法有害信息,请在下方选择原因提交举报