数字中频的基本原理和FPGA的实现基本原理 数字中频主要分两部分数字上变频(DUC)和数字下变频(DDC)它们的主要功能是相反但原理和实现的方法是十分相似在R8905项目中由于采用了零中频技术数字上变频和下变频有一些差别数字上变频没有了NCO模块另外为了降低输出信号的峰均比又加入了削峰模块CFR而CGC模块的引入则是补偿削峰所引起的功率损失
基于FPGA 的数字频率计的设计
数字频率合成器的FPGA实现 ? 摘要: 介绍了DDFS的原理和Altera的FPGA器件ACEX 1K的主要特点给出了用ACEX 1K系列器件EP1K10TC144-1实现数字频率合成器的工作原理设计思路电路结构和仿真结果 关键词: DDFSFPGA快速通道互连仿真 1 概述 1971年美国学者J.TierncyC.M.Rader和B.Gold提出了以全数字技术从相位概念出发直接合成所需波形
#
玉林师范学院课程论文题 目: 基于FPGA的数字频率计 院 (系): 电子与通信工程学院 专 业: 电子信息与科学技术 学生:zhengyongyong 学 号: 指导老师
数字Costas环在FPGA中的实现摘要:Costas环是一种闭环自动调整系统常用于抑制载波的相位调制系统中提取参考载波信号文中介绍了Costas环的基本原理 提出了一种用CIC滤波器代替环路滤波器的方法并根据该原理用matlab的simulink工具箱对costas环进行了建模和仿真最后在Quartus Ⅱ ModelSim环境中用Verilog语言实现了该算法并下载到软件无线电硬件电路中
第卷 第期
成绩 课 程 设 计 说 明 书课程设计名称: EDA技术课程设计 题 目: 数字频率计电路设计 学 生 姓 名: 指 导 教 师: 卿 朝 进 日期:2011年5月 30日摘要: 频率计具有数字频率计是直接用十进制来显示被测信号频率的一种测量装置本设计用Veri
毕业设计(论文)立题卡课题名称基于FPGA四位十进制数字频率计设计出题人课题表述(简述课题的背景目的意义主要内容完成课题的条件成果形式等)数字频率计是一种用十进制数字显示被测信号频率的数字测量仪器它的基本功能是测量正弦信号方波信号尖脉冲信号以及其它各种单位时间内变化的物理量当今国内外厂家生产的数字频率计在功能和性能方面都比较优良而且还在不断发展中但其结构比较复杂价位也比较高在测量精准度要求比
基于FPGA的自适应数字频率计设计 Design of Adaptive Digital Frequency Meter Based on FPGA基于FPGA的自适应数字频率计的设计基于FPGA的自适应数字频率计的设计 摘 要本文运用EDA技术和PFGA 技术设计基于FPGA的自适应数字频率计系统EDA技术是现代电子设计技术的核心潮流FPGA的发展对E
违法有害信息,请在下方选择原因提交举报