第十三章 PCI总线接口PCI总线接口遵守PCI本地总线规范Rev. 2.3对PCI复杂特性的介绍已经超出了本手册的范围本章介绍PCI控制器并提供PCI总线操作的基本说明特别着重介绍该设备是如何实现PCI规范的关于PCI总线的全面说明整合PCI设备的系统的设计者应参考相应的规范注意很多可用的PCI文献将一个16位数称为WORD(字)将一个32位数称为DWORD(双字)由于它与本手册使用的术
概述本章概述MPC8349E PowerQUICC? II Pro处理器的特性其中包括一个展示主要功能部件的结构图MPC8349E是一款高性价比的通用的集成式主处理器它实现了PowerPC?系统结构该系统结构是网络基础设施通讯无线局域网和其他的嵌入式系统应用所必需的该处理器非常适合于对成本体积功耗以及性能要求比较苛刻的应用系统MPC8349E还可以用于应用系统中的控制处理例如网络路由器和交
仲裁器和总线监控器 本章介绍MPC8349E设备中的仲裁器的工作原理此外还介绍仲裁器的配置控制和状态寄存器概述仲裁器负责提供一致性系统总线(coherent system bus)的仲裁它跟踪所有的地址和数据的总线占用并为主设备和从设备提供仲裁信号此外它还监控总线报告错误和协议违反情况仲裁器具有以下特点:支持可编程流水线深度(从1到4)支持4层优先级的总线仲裁支持重发请求模式:源自同一
概述本章概述MPC8349E PowerQUICC? II Pro处理器的特性其中包括一个展示主要功能部件的结构图MPC8349E是一款高性价比的通用的集成式主处理器它实现了PowerPC?系统结构该系统结构是网络基础设施通讯无线局域网和其他的嵌入式系统应用所必需的该处理器非常适合于对成本体积功耗以及性能要求比较苛刻的应用系统MPC8349E还可以用于应用系统中的控制处理例如网络路由器和交
第14章 安全引擎(Security Engine)本章对MPC8349E集成安全引擎(SEC 2.4)的功能进行了描述分为如下主题:14.1节概述14.2节体系结构概述14.3节内存空间的配置14.4节描述符概述14.5节执行单元14.6节加密通道14.7节控制器14.8节总线接口14.9节省电模式14.1 概述SEC 2.4的设计目的是将计算密集型的安全功能从MPC8349E的处理器
第二章 内存映射本章介绍MPC8349E的内存映射介绍内部内存映射寄存器包括一个所有内存映射寄存器的完整列表表中的每个寄存器的详细描述可以参照交叉参考(Cross Reference)2.1 内部内存映射寄存器MPC8349E中的所有内存映射寄存器都包括在1M个字节的地址范围内为了灵活性允许在本地地址空间对内存映射寄存器空间的基址进行重新定位该寄存器空间的起始地址由内部内存映射寄存器的基址
第11章 定序器 概述IO定序器在端口之间交换事务使用了一个缓冲池使阻塞最少图11-1是IO定序器的结构图(IOS)图11-1. IO定序器结构图.1 特性IO定序器主要包含以下特性:在端口中之间交换事务包含12个cache行(32个字节)的缓冲区允许PCI事务流对外向PCI事务执行地址变换注意允许访问PCI外向窗口的CSB主设备的数量是有限制的不能超过4个非CPU主设备或不超过2个非CPU主设
第7章:第五章 总线接口技术总线接口技术主要内容:1串行通信基本概念2串行通信标准总线(RS-232485)3其他总线介绍第五章 总线接口技术概念:总线是信息传送的通道是各部件之间的实际联线总线分为:通常分为并行总线和串行总线两种并行总线:N位信息一次(同时)传送的总线特点:传送速度快传送线数多远距离传送成本高串行总线:只需要一两条传输线N位信息在传输线上以分时方式传送特点:传送速度慢传送线数
e300处理器核概述本章概述由原始MPC603e PowerPC微处理器设计派生出的嵌入式e300处理器核的特性e300核是PowerPC微处理器系列的一个实现在整个文档中交替使用术语e300 核核和处理器在描述实现特定(implementation-specific)的特性时使用术语e300c1而在描述属于该处理器系列的特性时使用术语e300MPC8349E使用e300c1核概述本节介绍e
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第十章 接口和总线数据总线 DB控制总线 CB地址总线 AB存储器IO接口输入设备IO接口输出设备CPU微型计算机的结构示意图第一节概述 一接口的功能和分类接口 是指两个相对独立子系统之间的连接部分一般指CPU存储器外设之间通过总线进行连接的电路部分是CPU与外界进行信息交换的中转站接口技术 是研究CPU如何与外部世界进行
违法有害信息,请在下方选择原因提交举报