#
组合电路资源丰富快2CPLD的结构与可编程原理(12)8CPLD与FPGA的区别及应用选型(12)中小规模(100050000)8CPLD与FPGA的区别及应用选型(22)综合优化将HDL语言原理图等设计输入翻译成与或非门RAM触发器等基本逻辑单元组成的逻辑连接(网表)并根据目标与要求(约束条件)优化所生成的逻辑连接输出网表文件QuartusII可进行综合第三方综合工具:Synplify综合后仿真
装 订 线可编程逻辑器件设计实验报告实验名称: 实验目的: 实验时间: 年 月
可编程逻辑器件原理及应用实验(试用版)长江大学电子信息学院 孙先松二00五年四月 : PAGE : PAGE 1目 录 TOC o 1-3 h z l _Toc101103397 实验箱说明 PAGEREF _Toc101103397 h 1 l _Toc101103398 一硬件系统 PAGEREF _Toc101103398 h 1 l
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级可编程逻辑器件华东师范大学电子系2004级(微电子选修)主讲:金之诚邮箱:zcjinee.u.edu::jinzc.chiname1绪论可编程逻辑技术的发展本课程的内容本课程的安排本课程的要求参考书参考2可编程逻辑技术的发展北京之行可编程技术的发展SOPC的技术优势其他学校的工作我的思
第二章可编程逻辑器件主要内容可编程逻辑器件的发展进程和分类复杂可编程逻辑器件(CPLD)现场可编程门阵列(FPGA)可编程逻辑器件的编程与配置可编程逻辑器件应用选择原则21 概述211 PLD的发展进程 PLD(Programmable Logic Device)器件的发展经历了以下四个发展阶段:可编程只读存储器PROM和可编程逻辑阵列PLA;可编程阵列逻辑PAL;通用可编程阵列逻辑GAL;复杂可
#
装 订 线可编程逻辑器件设计实验报告实验名称:Quartus II基础实验 实验目的:使用Quartus II设计并完成一个简单的逻辑电路
#
#
违法有害信息,请在下方选择原因提交举报