概 述一半导体二极管开关特性1二极管伏安特性V2=V1=5V A0V0规定3V以上为1VD1VD2二 二极管或门3VY1TTL(Transistor-Transistor-Logic)——输入输出都是由三极管来完成的逻辑电路D2电路集成门电路的发展方向:高速低功耗高抗干扰能力带负载能力强空载输出时约为抗干扰能力 (1)输出高电平VOH 典型值: VOH(min) =(2)输
??? ??? ???? ??????? ???? ???? ????? ??返回上一页上一页上一页上一页上一页上一页下一页下一页 3.二进制与八进制十六进制的相互转换 (1)二进制与八进制之间的相互转换 因为三位二进制数正好表示07八个数字所以一个二进制数转换成八进制数时只要从最低位开始每三位分为一组每组都对应转换为一位八进制数若最后不足三位时可在前面加0然后按原来的顺序排
与阵列? ? ?b 个输出或阵列可编程阵列逻辑 PAL输入0不连接CB⑸ 与门的缺省状态0 0 1印制线路板B×BY0CDb-1CS 2n-1A1F1 ( D1 )28 × 8 ROMA0D3P5 (512 ×64 存储阵列)×8 位 = 512 ×5120164—1多路选择器630 单元A14630 0 0 00 0 0 10 0 1 10
§2-5 MOS集成逻辑门TTL与非门的外特性及主要参数ECL门的主要优缺点NMOS反相器内容概述LSI (〈104个等效门)输入级由多发射极晶体管T1和基极电组R1组成它实现了输入变量ABC的与运算0 .3V返回3 .6V? 输入端全为高电平输出为低电平TTL与非门工作速度? 增加有源泄放电路TTL与非门的外特性及主要参数饱和区? 抗干扰能力前级驱动门导通时IIL将灌入前级门称为灌电流负
JHR第二节 与逻辑及与门 JHR4.或门电路第四节 非逻辑及非门 一事件结果的发生取决于某个条件的否定即当条件成立结果不发生条件不成立时结果发生这种条件和结果的关系称为逻辑非(NOT)或者逻辑反在逻辑代数中称逻辑非运算4.非门电路一与非逻辑JHR1.逻辑表达式 四异或逻辑异或门逻辑真值表4. 交换律 ABBA A·BB·A5. 结合律 (AB)CA(BC) (A
用1位二进制数1和0表示事物的两面与 0 1A B 1≥13逻辑符号:Y 0 1B 13逻辑功能:YD 1 1 1 1 1 1 0 0 0 1B 0 1YB000AB= (A⊙B)0A=A 1A=1分配律15?1规则:例:①输入变量例:011三逻辑图A0011ABC 00111步骤:1最小项(2)编号:使最小项等于1的输入取值m6(3)性质一最小项和最大项是
第五章 交流电动机的 工原理及特性单击此处编辑母版文本样式第二级第三级第四级第五级 第3章 组合逻辑电路 概述 3.1 组合逻辑电路的基本概念 3.2 组合逻辑电路的分析 3.3 组合逻辑电路的设计 3.3.1 组合逻辑电路的设计方法 3.3.2 组合逻辑电路
00m3 m9 011 1 111 A101 逻辑函数的表格法化简(Q-M法 ) ——计算机辅助逻辑设计的方法11m6 步骤1 求函数的全部质蕴涵项111__11001组号组号11_00C891213D C B A011 DP1DBAP2CBA …… 步骤2寻找必要的质蕴涵项 P3m12P5m13步骤2寻找必要的质蕴涵项(续)P2最小项 101 C0 C001
一二极管与门 与非门逻辑符号 10实现数据的双向传输 或非门 2.输入端负载特性四TTL与非门的传输延迟时间 平均功耗mW门功耗-延迟积mW-ns噪声容限V输出高电平的最小值VOH大于等于
第3章 组合逻辑电路 (3) 由真值表或表达式分析电路功能.P3=B·P1B一般步骤:10A例 设计一个两位二进制数比较器B1B01001A1A01S1 S2 输出功能0 0 A B0 1 A-B 0 Min(AB)1 1 Max(AB) B2
违法有害信息,请在下方选择原因提交举报