下页2下页7
This is the TitleBody TextSecond LevelThird LevelFourth LevelFifth Level Copyright 杭州电子科技大学 电子信息学院 数字电路 教研组单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级《数字逻辑电路》单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级《数字逻辑电路》第六章时
Q(tn1 )=G[Z(tn)Q(tn)] (5-2) 状态方程驱动方程表5―1 例同步时序逻辑电路的状态表 (3)根据状态方程和输出方程进行计算列状态表如表5―2所示 (2)将驱动方程代入JK触发器的特性方程求各个触发器的状态方程JK触发器的特性方程为 各个触发器的状态方程为
若干常用的时序逻辑电路 时序逻辑电路的基本概述 同步时序逻辑电路的分析 同步时序逻辑电路的设计 异步时序逻辑电路的方法 若干典型的时序逻辑集成电路 时序可编程逻辑器件移位寄存器.1 寄存器和移位寄存器5Q1Q3E1 0 1 16S开始清零S0110DQ323 循环移位寄存器4 集成双向移位
小结电路在某一给定时刻的输出Y1Y(tn1)= G[W(tn)Y(tn)]穆尔型(Moore)电路输入端的表达式如TJKDT2n = XnQ1n现控制入填表方法:11 01 1Xn0 110 11 01100X=0时11001作状态转换表及状态转换图§5-3 同步时序电路的设计状态简化得最小化状态表解:100B0XB0A0110
可编程逻辑器件时序逻辑电路实验目的(1)了解时序逻辑电路的设计方法(2)掌握集成计数器的级联方法(3)掌握Quartus II软件中使用文本输入法和原理图输入法进行电路设计和仿真预习要求(1)熟悉中规模集成芯片74161的引脚排列和逻辑功能(2)熟悉可编程时序逻辑设计的基本方法实验内容 利用VHDL语言编程实现60进制计数器的时序逻辑功能,进行软件仿真和硬件测试。报告要求1)VHDL描述7416
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级本章的重点: 1.时序逻辑电路在电路结构和逻辑功能上的特点以及逻辑功能的描述方法 2.同步时序逻辑电路的分析方法和设计方法 3.常用的中规模集成时序逻辑电路器件的应用本章的难点: 本章难点是同步时序逻辑电路的分析方法和设计方法同步时序逻辑电路的分析方法和设计方法既是本章的一个难点又是一个重点这些方法不仅
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第5章 时序逻辑电路 5.1.3 寄存器的应用实例 5.1.1 数码寄存器5.1.2 移位寄存器 5.1 寄存器 返回结束放映41620221复习触发器按触发方式分类各自特点触发器按逻辑功能分类各自功能表41620222 定义:时序逻辑电路在任何时刻的输出不仅取决于该时刻的输入而且还取决于电路的原来状态 电
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级数字电子技术基础第六章 时序逻辑电路§6.1 概述§6.2 时序逻辑电路的分析方法§6.4 时序逻辑电路的设计方法§6.3 若干常用的时序逻辑电路§6.5 时序逻辑电路中的竞争-冒险现象§6.6 用Multisim 7分析时序逻辑电路内容提要 本章系统讲授时序逻辑电路的工作原理和分析方法设计方法重点内容有:
Click ※ 时序电路的设计方法>01(图a)0001注意:图(c)没有外输入时钟来后状态无条件转移0 00 11 11 00>12345Q2n1Q1n1z退出00Q2目录退出目录⊕ 然后将其合并得状态表如图(d)所示>退出Q2 =D2=Q1 Q1 =D1=Q0 Q0 =D0=Q1Q0状态表 由以上分析可见该电路在CP脉冲作用下把宽度为T的脉冲 以
违法有害信息,请在下方选择原因提交举报