#
基于FPGA的简易可存储示波器设计来源:: 发布时间:2007-05-26 08:00:00摘要: 本文介绍了一种基于FPGA的采样速度60Mbits的双通道简易数字示波器设计能够实现量程和采样频率的自动调整数据缓存显示及和计算机之间的数据传输关键词:数据采集数字示波器FPGA引言 传统的示波器虽然功能齐全不过体积大重量重成本高等一系列问题使应用受到了限制有鉴于此便携式数字存储采集器就
基于STC12C5412AD单片机的简易存储示波器设计摘要:研究了基于单片机的自动量程转换频率计和存储示波器设计经实验效果理想能实现1Hz50MHz间的频率测量同时显示信号周期4档量程(精度)能实现1Hz15KHz间的信号波形实时显示采样速率120KHz存储深度128B还能对任何红外编码发射器码型进行破解系统电路如下:此主题相关图片如下:电路工作原理:预分频部分:待测信号从Q9头输入经C1隔
基于ARM和FPGA的数字存储示波器作品内容简介:本作品是基于ARM和FPGA的数字存储示波器顾名思义是以ARM和FPGA作为主要的处理及功能芯片高性价比的ARM主要用来处理数据显示波形及响应使用者的操作起控制作用为整个示波器的核心芯片FPGA的主要作用是使用其高速及可以较容易的编译复杂的逻辑电路从而极大的减少一些外围电路并提高了电路的性能充分的利用开发板上的器件如LCD键盘SDRAMUSB等设备
基于FPGA的FIFO存储器设计摘要:如何匹配两个传输速率不同的系统间数据传输避免因为速率的不同而在接口部分产生的复写丢失以及读入无效数据的问题这些已经成为设计者必须思考的问题FIFO缓冲存储器正是解决这种数据传输问题的理想方法文章简单介绍了FPGA(现场可编程逻辑门阵列)的发展历程结构特点与应用价值简单介绍了FIFO的功能和实用价值提出了FIFO(先进先出)存储器分别在同步和异步两种状态下
基于FPGA的FIFO存储器设计一.FIFO的设计原理FIFO(First In First Out)是先进先出存储器的缩写它是一种实现数据先进先出的存储器件通常用作数据缓冲器FIFO一般用于不同时钟之间的数据传输比如FIFO的一端是AD数据采集另一端是计算机的PCI总线在两个不同的时钟域间就可以采用FIFO来作为数据缓冲另外对于不同宽度的数据接口也可以用FIFO例如单片机为8位输出DSP为
第九届电子设计竞赛论文所在院系:电控学院题 目:基于FPGA嵌入式的双通道数字存储示波器作 者:朱俊兰 方 威 夏俊伟指导老师:柴钰 二○一一年五月基于FPGA嵌入式的双通道数字存储示波器摘要:本设计是以FPGA为核心结合衰减电路程控放大电路ADC采样整形测频电路以及VGA显示模块实现了双通道数字存储示波器的设计用户可以获取当前输入波形的峰峰值频率等信息另外用
本科毕业设计( 论文 )题 目: 基于虚拟仪器的双通道示波器设计 学 号: 074821549 姓 名: 陈浩东 班 级: 07光电A2 专 业:信息显示与光电技术 学 院:电子与电气工程学院 入学时间:
学生毕业设计(毕业论文)系 别: 信息工程系 专 业: 电子信息工程 班 级: 学 生 姓 名:
ISSN 1009-3044
违法有害信息,请在下方选择原因提交举报