大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • -()---.ppt

    《数字电子技术基础》第五版组合电路和时序电路结构的通用形式二. 可编程输入输出结构 通用逻辑阵列 可擦除的可编程逻辑阵列EPLD4. SRAM分布式每一位触发器控制一个编程点开发环境

  • PLD.ppt

    第八章 可编程逻辑器件PLD系统规模增加成本升高近年来PLD从芯片密度速度等方面发展迅速已成为一个重要分支3152023和项可直接输出2.与门和或门的表示方法B1.输入全编程输出为0固定连接点(与)PLD基本结构大致相同根据与或阵列是否可编程分为三类:3.与编程或固定:代表器件PAL(Programmable Array Logic) 和GAL(Generic Array Logic)

  • .ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第八章 可编程逻辑器件8.1 可编程逻辑器件的基本特点 数字集成电路从功能上可分为通用型专用型两大类 利用通用芯片设计复杂数字电路时:线路连线多使电路的可靠性下降修改的工作量大保密性差 专用芯片的优点:体积小功耗低可靠性高缺点:设计制作周期长成本高PLD的特点:是一种按通用器件来生产但逻辑功能是由用户通过对器件编程

  • .ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第八章 可编程逻辑器件 本章的重点: 1.PLD的基本特征分类以及每种类型的特点 2.用PLD设计逻辑电路的过程和需要用的开发工具 本章的重点在于介绍PLD的特点和应用PLD内部的详细结构和工作过程不是教学重点本章的难点: 在本章的重点内容中基本没有难点但在讲授PLD开发工具时如能与实验课配合结合本校实验

  • 4.pdf

    现场可编程门阵列 1输入输出块

  • 81概述82的基本结.ppt

    物理与电子信息工程系 Department of Physics Electronic Information Engineering数字电路与逻辑设计 第八章 可编程逻辑器件8.1 概述8.2 可编程逻辑器件的基本结构和电路表示方法8.3 可编程阵列逻辑(PAL) 8.4 可编程通用阵列逻辑(GAL)8.5 复杂可编程逻辑器件(CPLD) 8.6 现场编程门阵列(FPGA)8.

  • 6_.ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级数字逻辑基础第六章 可编程逻辑器件和数字系统设计初步本章要求本章的内容应该结合配套的实验课程进行主要教学任务在配套的实验课程上完成学生在掌握可编程逻辑器件的基本结构后利用计算机仿真软件进行实验学生应该掌握基本的计算机仿真过程6.1 可编程逻辑器件可编程逻辑器件的特点由设计者自己完成其逻辑功能系统集成度高可靠性高设计过程灵活可以

  • 10_.ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级集成电路原理及应用 山东理工大学电气与电子工程学院第10章 可编程逻辑器件10.2 可编程阵列逻辑PALGAL的原理与应用 10.3 复杂可编程逻辑器件(CPLD) 10.4 现场可编程逻辑器件(FPGA) 10.5 CPLDFPGA器件的编程与开发 10.1 可编程逻辑器件基础 41920221集成电路原理

  • 10.ppt

    第10章 可编程逻辑器件第10章 可编程逻辑器件 本章的重点: 的基本特征分类以及每种类型的特点 2.用PLD设计逻辑电路的过程和需要用的开发工具 本章的重点在于介绍PLD的特点和应用PLD内部的详细结构和工作过程不是教学重点本章的难点: 在本章的重点内容中基本没有难点但在讲授PLD开发工具时如能与实验课配合结合本校实验室配备的开发工具讲解更好学习完本章后应该能做到:阐明可

  • 8.ppt

    设计和制造这样的专用集成电路不仅成本高而且设计制造的周期也嫌太长这是一个很大的矛盾ADC_简化表示 _O2 将FPLA和ROM比较可发现它们的电路结构极为相似都是由一个与逻辑阵列一个或逻辑阵列和输出缓冲器组成两者所不同的是FPLA的与阵列可编程而ROM的与阵列(译码器)是固定的FPLA中输出缓冲器的结构形式除三态输出以外还有集电极开路形式的和在或逻辑阵列输出端与输出缓冲器之间加入了可编程的异

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部