串行进位二进制并行加法器超前进位二进制并行加法器
二进制并行加法器 超前进位加法器提高工作速度的途径:设法减小进位信号的传递时间A0 B0P1G1C1?1A3=1Pi?Gi=Ai?BiB48421BCD码S4 S3 S2 S1MA2FC4B1B41FC4(A=B)A0 A1 A2 A3 24位串行比较器A0 A1 A2 A3A4 A5 A6 A7A0 A1 A2
SSI 设计追求的目标:最小化即用最少的器件(门触发器)每片器件集成的门数在100以下本章知识要点: 二进制并行加法器(T692 T693)C0 A3 令式中 (进位传递函数) (进位产生函数)则有 2.逻辑符号
单个芯片的集成度越来越高:小规模集成电路SSI仅仅是器件(如门电路或触发器)的集成中规模集成电路MSI则是逻辑部件(如译码器计数器等)的集成大规模LSI超大规模集成电路VLSI就是一个数字子系统或整个数字系统的集成进位表达式C0F1BCD码0011=余3码C0F1 F A B被减数11 0 0 1 0061 0 1 1 10用来比较A和B两个正数而确定其相对大
#
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级 组合逻辑电路 ——中规模组合逻辑集成电路 46加法器数值比较器编码器译码器数据选择器数据分配器数码管和译码器几种常用器件471 加法器1位二进制加法器an---加数bn---被加-1---低位的进位sn---本位---进位真值表Ci-1CiSiAiBi?48多位二进制
1 加法器48BiA1 B1Bi多位数值比较器A1A=BUCC3 编码器II56一组二进制代码A06 数据分配器e69
第3章 集成逻辑门电路第三节 TTL集成逻辑门电路 1961年美国德克萨斯仪器首先制成集成电路英文Integrated Circuit简称IC 集成电路的优点:体积小重量轻可靠性高功耗低目前单个集成电路上已能作出数千万个三极管而其面积只有数十平方毫米按集成度分类:小规模集成电路SSI: Small Scale Integration中规模集成电路MSI: Mediu
第3章 集成逻辑门电路 第一节 概述 用以实现基本逻辑运算的具体电路称为逻辑门(电路)它是构成数字电路(系统)的最基本单元电路 在电子电路中用高低电平分别表示二值逻辑的1和0两种逻辑状态 获得高低电平的基本原理如图所示开关S可用半导体开关器件实现 按逻辑门电路的功能划分常用的有与门或门非门与非门或非门与或非门异或门等几种基本门电路 按逻辑门电路的内部结构分类有DTLTTLCTLHTLECL
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第12章 集成逻辑门12.2 半导体器件的开关特性12.3 逻辑门电路12.1 数字集成电路的分类 41820221一.按采用的半导体器件分类:1.按采用的半导体器件分I2L电路:集成注入逻辑门CMOS电路NMOS电路PMOS电路ECL电路:射极耦合逻辑门HTL电路TTL电路:晶体管—晶体管逻辑门MOS型集成电
违法有害信息,请在下方选择原因提交举报