单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级本章的重点: 1.时序逻辑电路在电路结构和逻辑功能上的特点以及逻辑功能的描述方法 2.同步时序逻辑电路的分析方法和设计方法 3.常用的中规模集成时序逻辑电路器件的应用本章的难点: 本章难点是同步时序逻辑电路的分析方法和设计方法同步时序逻辑电路的分析方法和设计方法既是本章的一个难点又是一个重点这些方法不仅
下页2下页7
触发器.触发器的功能:形象地说 它具有一触即发的功能在输入信号的作用下它能够从一种状态 ( 0 或 1 )转变成另一种状态 ( 1 或 0 )a原状态:0输入RD=1 SD=0时输出变为:0610保持a9QR触发方式14输入端数目输入出逻辑关系 RS JK D TT 特征方程功能表一D 触发器3. 当J=0K=1时具有复位功能二J-K 触发器KQQDCLR
EXIT概 述 概 述由存储电路和组合逻辑电路组成2. 列状态转换真值表 同步时序逻辑电路中由于所有触发器都由同一个时钟脉冲信号CP来触发它只控制触发器的翻转时刻而对触发器翻转到何种状态并无影响故此分析同步时序逻辑电路时可以不考虑时钟条件C1Q2C1RRFF1J1 = K1 = Q2n Q0nK00Q2n12. 列状态转换真值表输出 Q0n1 = Q0n = 1 = 0 Q1
电子电工技术基础 触发器 编码器在数字电路中经常要把输入的各种信号(例如十进制数文字符号等)转换成若干位二进制码这种转换过程称为编码能够完成编码功能的组合逻辑电路称为编码器 (2)二-十进制译码器 图所示为74LS42译码器的集成电路引脚排列图 2.逻辑功能(1)J?=?0K?=?0Qn??1?=?Q
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级5.4 时序逻辑电路的设计方法5.4.1 同步时序逻辑电路的设计方法步骤:一 逻辑抽象得出电路的状态转换图或状态转换表1.分析给定的逻辑问题确定输入变量输出变量以及电路的状态数通常取原因(或条件)作为输入逻辑变量取结果作输出逻辑变量2.定义输入输出逻辑状态和每个电路状态的含义并将电路状态顺序编号3.按照题意列出电路的状态转换
This is the TitleBody TextSecond LevelThird LevelFourth LevelFifth Level Copyright 杭州电子科技大学 电子信息学院 数字电路 教研组单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级《数字逻辑电路》单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级《数字逻辑电路》第六章时
Q(tn1 )=G[Z(tn)Q(tn)] (5-2) 状态方程驱动方程表5―1 例同步时序逻辑电路的状态表 (3)根据状态方程和输出方程进行计算列状态表如表5―2所示 (2)将驱动方程代入JK触发器的特性方程求各个触发器的状态方程JK触发器的特性方程为 各个触发器的状态方程为
若干常用的时序逻辑电路 时序逻辑电路的基本概述 同步时序逻辑电路的分析 同步时序逻辑电路的设计 异步时序逻辑电路的方法 若干典型的时序逻辑集成电路 时序可编程逻辑器件移位寄存器.1 寄存器和移位寄存器5Q1Q3E1 0 1 16S开始清零S0110DQ323 循环移位寄存器4 集成双向移位
小结电路在某一给定时刻的输出Y1Y(tn1)= G[W(tn)Y(tn)]穆尔型(Moore)电路输入端的表达式如TJKDT2n = XnQ1n现控制入填表方法:11 01 1Xn0 110 11 01100X=0时11001作状态转换表及状态转换图§5-3 同步时序电路的设计状态简化得最小化状态表解:100B0XB0A0110
违法有害信息,请在下方选择原因提交举报