??? ?? ??? ????? ??? ???? ??????? ???? ???? ????? ????? ?? ??? ????? ??? ???? ??????? ???? ???? ????? ??实验一 门电路逻辑功能及测试 一. 实验目的熟悉门电路逻辑功能熟悉数字电路实验箱和数字存储示波器的使用方法学会用数字存储示波器测量逻辑门的传输延迟时间二.实验器材双踪示波器74LS04(1
??? ?? ??? ??熟悉门电路逻辑功能熟悉数字电路实验箱和数字存储示波器的使用方法学会用数字存储示波器测量逻辑门的传输延迟时间垂直系统三.实验原理(续)tPdH
企业62.TTL与非门的逻辑关系二TTL与非门的开关速度2.TTL与非门传输延迟时间tpd企业16①寄生三极管效应:如图(a)所示这时IIH=βPIB1βP为寄生三极管的电流放大系数企业企业4.集电极开路门( OC门)企业(2)三态门的应用一 NMOS门电路1.NMOS非门331.CMOS与非门和或非门电路(1)与非门由两级组成前级为或非门输出为4 .CMOS传输门工作原理:(
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级2.1 半导体器件的开关特性2.2 分立元件门电路2.3 TTL集成门电路2.4 CMOS集成门电路退出第2章 逻辑门电路 获得高低电平的基本方法:利用半导体开关元件的导通截止(即开关)两种工作状态 逻辑0和1: 电子电路中用高低电平来表示2.1 半导体器件的开关特性1二极管的开关特性 逻辑门电路:用
31 概述32半导体管的开关特性(上学期学过)33分立元件逻辑门电路34 TTL门电路35 CMOS门电路第3章门电路门电路:构成基本逻辑运算及复合逻辑运算功能的电路31 概述门电路基本原理用vI控制二极管或三极管的截止和导通状态S闭合,输出为S断开,输出为高电平低电平331 二极管与门规定3V以上为107V以下为033分立元件逻辑门电路加到A、B的高低电平VIH=3V, VIL=0V二极管正向导
图 正逻辑与负逻辑图 二极管开关电路图 双极型三极管的特性曲线 (a)输入特性曲线 (b)输出特性曲线图1 MOS管的结构和符号图6 P沟道增强型MOS管 最简单的与或非门电路返回 TTL门电路(三)图.4 TTL反相器的输入端等效电路图.9 TTL反相器低电平输出特性图.14 TTL反相器的动态电压波形图
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级2.1 概 述2.2 半导体器件的开关特性2.3 分立元件门电路2.4 TTL集成门电路2.5 CMOS集成门电路第二章 门电路5V3V0V0.4VVHVL低电平高电平3.4V0.2V2.1 概述一高电平和低电平二逻辑赋值方法VH-------1VL-------0正逻辑体系VH-------0VL------
二三极管的开关特性RL Vi—VON RL — V1 电子Vi 1)截止区Vi使VBE > (Si)(Ge)0<Ib<IBS (IBS——临界饱和值)IC由βIb 决定即 IC= βIbVO=VCE=VCC-iCRC VO RCVCC图.10S DB衬底-VGSIDD1A=1 B=1 Z=1 TTL门电路cR1T5I2 VO=VCC-Vbe3-Vbe4= T1eA C1OFF
#
单击此处编辑母版标题样式Digital Electronics Technology第3章 门电路数字电子技术 Digital Electronics Technology1. 门电路 是用以实现逻辑关系的电子电路与基本逻辑关系相对应门电路主要有:与门或门与非门或非门异或门等3.1 概述3. 正负逻辑 正逻辑:用高电平代表1低点平代表0在数字电路中一般采用正逻辑系统 负逻辑:用高电平代
违法有害信息,请在下方选择原因提交举报