单击以编辑母版标题样式单击以编辑母版文本样式第二级第三级第四级第五级11.4 组合逻辑电路的设计第 11 章 组合逻辑电路11.1 集成基本门电路11.2 集成复合门电路11.3 组合逻辑电路的分析11.5 编码器11.6 译码器第11章 目录 数字电路所研究的问题和模拟电路相比有以下几个主要不同点: (1)数字电路中的信号在时间上是离散的脉冲信号
电子电工技术基础 触发器 编码器在数字电路中经常要把输入的各种信号(例如十进制数文字符号等)转换成若干位二进制码这种转换过程称为编码能够完成编码功能的组合逻辑电路称为编码器 (2)二-十进制译码器 图所示为74LS42译码器的集成电路引脚排列图 2.逻辑功能(1)J?=?0K?=?0Qn??1?=?Q
单击以编辑母版标题样式单击以编辑母版文本样式第二级第三级第四级第五级(下)第11章 集成逻辑门电路和组合逻辑电路电工技术与电子技术南京工业大学信息学院返回第11章 集成逻辑门电路和组合逻辑电路返回后一页11.2 逻辑函数化简11.3 组合逻辑电路11.4 常用的中规模组合逻辑功能器件返回前一页后一页2. 会分析和设计简单的组合逻辑电路理解加法器编码器译码器等常用组合逻 辑电路
第五章 交流电动机的 工原理及特性单击此处编辑母版文本样式第二级第三级第四级第五级 第3章 组合逻辑电路 概述 3.1 组合逻辑电路的基本概念 3.2 组合逻辑电路的分析 3.3 组合逻辑电路的设计 3.3.1 组合逻辑电路的设计方法 3.3.2 组合逻辑电路
第 12 章 组合逻辑电路121集成基本门电路 122集成复合门电路123组合逻辑电路的分析124组合逻辑电路的设计125编码器126译码器 * 127通用阵列逻辑下一章上一章返回主页 1一、或门电路121 集成基本门电路01110 00 11 01 1真值表F=A+B A+0 = AA+1 = 1 A+A = A或运算(逻辑加)或逻辑和或门 2大连理工大学电气工程系信号输入端信号控制端当B =
#
第四章 组合逻辑电路第四章 组合逻辑电路 概 述 组合逻辑电路的分析与设计 常用组合逻辑电路 用PLD实现组合电路 组合逻辑电路的竞争与冒险 概 述一组合电路的特点= F0(I0I1… In - 1)= F1(I0I1… In - 1)= F1(I0I1… In - 1)1. 逻辑功能特点 电路在任何时刻的输出状态只取决于该时刻的输入 状态而与原来的状态无关2. 电路结
第4章 组合逻辑电路 把代码状态的特定含义翻译出来的过程称为译码实现译码操作的电路称为译码器 设二进制译码器的输入端为n个则输出端为2n个且对应于输入代码的每一种状态2n个输出中只有一个为1(或为0)其余全为0(或为1) 二进制译码器可以译出输入变量的全部状态故又称为变量译码器1二进制译码器第五节 译码器和数据分配器译码器——将输入代码转换成特定的输出信号.
(3-)第10章 组合逻辑电路 组合逻辑电路的分析与设计 译码器 编码器 加法器 数据选择器 组合逻辑电路的分析与设计逻辑电路组合逻辑电路时序逻辑电路当时的输出仅取决于当时的输入除与当时输入有关外还与原状态有关.1组合逻辑电路分析 1由给定的逻辑图写出逻辑关系表达式并化简分析步骤:2用逻辑表达式建立真值表3由真值表判断逻辑电路的功能电路 结构输入输出之间的逻辑关系例:分析下图的逻辑功能 A
第5章 组合逻辑电路基本组合逻辑电路组合逻辑电路的设计方法用与非和或非门设计逻辑电路孙卫强 组合逻辑电路和时序逻辑电路组合逻辑电路binational logic circuit)输出只依赖于当前的输入(输入变则输出变)例如0-15之间的素数检测器无记忆的电路时序逻辑电路(Sequential logic circuit)输出依赖于当前的输入和当前电路的状态(以往的输入)例如右图中的电路有
违法有害信息,请在下方选择原因提交举报