组合逻辑电路的分析条件不满足时电路不允许信号通过 ? 开关断开 一般采用正逻辑在数字电路中对电压值为多少并不重要只要能判断高低电平即可波形:信号输入端F与门逻辑符号:逻辑乘的运算规律:三非门电路逻辑式:0 1 0A逻辑符号 1地GND例题: 与非门的输入AB波形如图所示 画出输出F的波形1F工作时E1E2E3分时接入高电平BBFBBB 根
组合逻辑电路的设计 数字电路所研究的问题和模拟电路相比有以下几个主要不同点: (1)数字电路中的信号在时间上是离散的脉冲信号 而模拟电路中的信号是随时间连续变化的信号 (2)数字电路所研究的是电路的输入?输出之间的逻辑 关系而模拟电路则是研究电路的输入输出之间的 大小
第 12 章 组合逻辑电路121集成基本门电路 122集成复合门电路123组合逻辑电路的分析124组合逻辑电路的设计125编码器126译码器 * 127通用阵列逻辑下一章上一章返回主页 1一、或门电路121 集成基本门电路01110 00 11 01 1真值表F=A+B A+0 = AA+1 = 1 A+A = A或运算(逻辑加)或逻辑和或门 2大连理工大学电气工程系信号输入端信号控制端当B =
单击以编辑母版标题样式单击以编辑母版文本样式第二级第三级第四级第五级11.4 组合逻辑电路的设计第 11 章 组合逻辑电路11.1 集成基本门电路11.2 集成复合门电路11.3 组合逻辑电路的分析11.5 编码器11.6 译码器第11章 目录 数字电路所研究的问题和模拟电路相比有以下几个主要不同点: (1)数字电路中的信号在时间上是离散的脉冲信号
电子电工技术基础 触发器 编码器在数字电路中经常要把输入的各种信号(例如十进制数文字符号等)转换成若干位二进制码这种转换过程称为编码能够完成编码功能的组合逻辑电路称为编码器 (2)二-十进制译码器 图所示为74LS42译码器的集成电路引脚排列图 2.逻辑功能(1)J?=?0K?=?0Qn??1?=?Q
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第12章 逻辑门与组合逻辑电路12.1 逻辑门电路12.2 组合逻辑电路的分析与设计方法退 出12.3 典型组合逻辑电路及其应用12.1 逻辑门电路12.1.1 半导体器件的开关特性12.1.2 基本逻辑门电路电路退 出12.1.3 TTL集成门电路12.1.4 CMOS集成门电路用于实现基本逻辑功能和某些
时序逻辑电路的分析方法存储电路.X1触发器的0态和1态CP 触发器的分类QR1 10 11 00 0Q保持原态S :直接置 1 端 直接置位端1QnQ1 1SQ≥1 下面以 基本RS触发器为例说明触发器的功能描述方法 1 1 1 1 按逻辑功能分类: RS 触发器JK 触发器
第13章 时序逻辑电路组合逻辑电路的特点:只由逻辑门电路组成它在某 一时刻的输出状态仅由该时刻 的输入信号状态决定Q 触发器有两个重要的特点:(1)触发器有两个可能的稳定工作状态(2)触发器具有记忆功能1?(一) 基本 R-S 触 发 器S1 1 0 0SQn1Q1低电平有效DQ(2) S = 1 R
单击以编辑母版标题样式单击以编辑母版文本样式第二级第三级第四级第五级第12章 触发器和时序逻辑电路(下)电工技术与电子技术南京工业大学信息学院返回第12章 触发器和时序逻辑电路12.1 集成双稳态触发器12.2 时序逻辑电路返回后一页返回前一页后一页本章要求1掌握 R-SJ-KD 触发器的逻辑功能 结构及触发方式2掌握寄存器计数器的逻辑功能会分析 时序逻辑电路3学会使用
#
违法有害信息,请在下方选择原因提交举报