1. 若干微命令编制成一条微指令控制实现一步操作 PSW存放微程序微地址寄存器提供一步操作所需的微命令 微地址形成电路微命令字段 微地址字段(1)取机器指令 微地址形成电路微命令字段 微地址字段 译码器微命令字段 PC控制存储器 微地址形成电路操作部件μIR微命令序列微地址寄存器 PC PSW微程序执行完返回CM缺点:(3)混合型微指令常数1
#
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级组合逻辑控制器:由大量的逻辑门和触发器组成 微程序控制器:基于存储程序顺序执行的思想体制微程序控制器原理微命令:构成控制信号序列的最小单位微操作:由微命令控制实现的最基本操作微指令:若干个微命令的组合微周期:指从控制存储器中读取一条微指令并执行相应的微操作所需的时间微程序:一系列微指令的有序集合控制存储器:存
单击此处编辑母版标题样式第5章 CPU 子系统本章介绍了CPU的基本组成通过一个CPU模型重点讨论CPU的数据通路结构和指令的执行过程第5章 CPU 子系统基本知识点:CPU的基本组成同步异步控制方式组合逻辑控制器基本原理及工作方式微程序控制器基本原理及其工作方式模型机数据通路结构模型机指令流程图与操作时间表第5章 CPU 子系统重点:CPU基本组成与结构指令流程图与操作时间表微程序控制器基本原理
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第三节 组合逻辑控制器原理3.3.1 控制器组成微命令发生器微命令序列IO状态控制台信息运行状态译码…... PSW 时序 IR地址形成PCθD寻来自M送M或ALU1送M1微命令发生器微命令序列IO状态控制台信息运行状态译码…... PSW 时序 IR地址形成PCθD寻来自M送M或ALU1送M微命令发生器1.微
#
根据数据通路框图(图2-5-1)微控制器原理图(图1-2-12(a))微程序流程图(图2-5-2)机器指令程序(表2-5-1)微指令格式(表2-5-2)用微指令序列来实现给定的六条机器指令INADDMOVOUTJMP达到程单步执行 3 2C110机器指令格式RDREG直接寻址间接寻址变址寻址立即寻址XXXX地址(H) MOV R1XXH06M17BMM4M0UA2BPC→BUS0RI(R2)→B
263.程序计数器(PC)状态条件寄存器保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容如运算结果进位标志(C)运算结果溢出标志(V)运算结果为零标 志(Z)运算结果为负标志(N)等等这些标志位通常分别由 1位触发器保存除此之外状态条件寄存器还保存中断和系统工作状态等信息以便使CPU和系统能及时了解机器运行状态和程序运行状态因此状态条件寄存器是一个由各种状态条件标志拼凑而成的寄存器
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级1时序部件:计算机的机内时钟用其产生的周期状态节拍电位及工作脉冲去对指令周期进行时间划分刻度和标定时序系统2指令周期:在计算机中从指令的读取到指令的执行完成执行一条指令所需要的时间称为指令周期3指令周期通常由若干个CPU周期来表示CPU周期也称为机器周期 由于CPU内部的操作速度较快而CPU访问一次内存所花的时间较长通
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级5.3 高速缓冲存储器(Cache)Cache-存储器映象替换算法问题的提出CPU和IO争抢访问主存主存速度始终跟不上CPU的发展100MHz的Pentium处理器平均10ns就执行一条指令而DRAM的典型访问时间是60120ns Cache的出现主要使CPU不直接访问主存只与高速Cache交换信息程序访问的局部性原
违法有害信息,请在下方选择原因提交举报