目 录 TOC o 1-3 h z u l _Toc344318459 引言 PAGEREF _Toc344318459 h 1 l _Toc344318460 第一章 FPGA简介 PAGEREF _Toc344318460 h 2 l _Toc344318461 FPGA概述 PAGEREF _Toc344318461 h 2 l _Toc3443
(A4纸打印页边距要求如下:页边距上下各为 厘米左右边距各为厘米)编号: 桂林电子科技大学信息科技学院毕业设计(论文)任务书题 目: 基于FPGA数字钟的设计 系 (部): 电子工程系 专 业: 电子信息科学与技术 学生: 陈美庚
前 言现代的社会是一个信息产品广泛使用产品的性能越来越强大做工越来越精细工艺越来越高更新换代越来越迅速的社会而支持电子信息产品高速发展的是不断提高的微电子制造工艺水平和不断发展的电子产品的设计开发技术微细加工技术作为微电子的代表而电子设计自动化则是后者的代表本设计采用的VHDL是一种全方位的硬件描述语言具有极强的描述能力能支持系统行为级寄存器传输级和逻辑门级三个不同层次的设计支持结构数据流行
基于FPGA的数字时钟设计目 录TOC o 1-4 h u HYPERLINK l _Toc354777201 摘 要 PAGEREF _Toc354777201 h 1 HYPERLINK l _Toc354777202 Abstract PAGEREF _Toc354777202 h 2 HYPERLINK l _Toc354777203 第一章绪
xxxx大学电子设计自动化技术与应用设计报告设计题目: 基于FPGA的数字时钟学 院: 通 信 学 院 姓 名: 学 号: 基于单片机的数字时钟目录 TOC o 1-3 h z u HYPERLINK l _Toc31302
基于FPGA的数字钟设计(VHDL语言实现)Created with an evaluation copy of . To discover the full versions of our APIs please visit: :PAGE Created with an evaluation copy of . To discover the full versions
Evaluation Only. Created with Aspose.Words. Copyright 2003-2022 Aspose Pty Ltd.大学毕业论文基于FPGA的数字钟设计(VHDL语言实现)Created with an evaluation copy of Aspose.Words. To discover the full versions of our APIs pl
课程设计(论文)说明书题 目:基于FPGA的数字电子时 钟设计 院 (系):信息与通信学院 专 业:微电子学 学生: 学 号:0900240115 指导教师:
物理与电子工程学院《数字电子技术基础》课程设计报告书 设计题目: 数字钟的设计 专 业: 电子信息科学与技术 班 级: 11电科本1 学生: 孙娜 学 号: 2011171124 指导教师: 袁晶晶
数字钟的设计一.课程设计目的:1.数字钟的设计2.熟悉数字系统的设计和调试 3.数字钟的组成部分 4.熟悉和掌握数字钟的基本原理 5.通过数字钟的设计掌握分频计数译码显示数字系统的设计和实现方法二.实验原理: 数字式计时器一般都由震荡器分频器译码器及显示几部分组成其中震荡器和分频器组成标准秒信号发生器接成各种不同
违法有害信息,请在下方选择原因提交举报