ABZ1Z2S000S201时序逻辑电路应用举例2 0000011100《数字逻辑电路》X1X2=10S200S001S001S11000y1n1y2n1XYS000S200解:设1分2分5分分别用x1x2x3表示1表示有输入0表示无输入给出邮票用y1表示1表示给出邮票退回余款应有0分1分2分3分4分四种情况用y2y3y4的组合表示如下表:????????????????????? 1分S0100
时序逻辑电路应用举例图1四人抢答器1 抢答器?在智力竞赛中参赛者通过抢先按动按钮取得答题权图1是由4个D触发器和2个与非门1个非门等组成的4人抢答电路?抢答前主持人按下复位按钮SB4个D触发器全部清04个发光二极管均不亮与非门G1输出为0三极管截止扬声器不发声同时G2输出为1 时钟信号CP经G3送入触发器的时钟控制端此时抢答按钮SB1SB4未被按下均为低电平4个D触发器输入的全是0保持0状态不变时
不要求自启动要求提供进位输出YX为控制端X=0时为四进制加法计数器X=1时为五进制加法计数器确定要使用多少个触发器:20111×01000×Q1 Q0×0 0000111101000111104逻辑图01X0013求各触发器的驱动方程和进位输出方程00×00×Q01K×0 1Q10Xn0110Q100101010S3S13SS00001假设起始状态为S0 5421码检测器原始状态图为S20S4
#
This is the TitleBody TextSecond LevelThird LevelFourth LevelFifth Level Copyright 杭州电子科技大学 电子信息学院 数字电路 教研组单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级《数字逻辑电路》单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级《数字逻辑电路》第六章时
Q(tn1 )=G[Z(tn)Q(tn)] (5-2) 状态方程驱动方程表5―1 例同步时序逻辑电路的状态表 (3)根据状态方程和输出方程进行计算列状态表如表5―2所示 (2)将驱动方程代入JK触发器的特性方程求各个触发器的状态方程JK触发器的特性方程为 各个触发器的状态方程为
若干常用的时序逻辑电路 时序逻辑电路的基本概述 同步时序逻辑电路的分析 同步时序逻辑电路的设计 异步时序逻辑电路的方法 若干典型的时序逻辑集成电路 时序可编程逻辑器件移位寄存器.1 寄存器和移位寄存器5Q1Q3E1 0 1 16S开始清零S0110DQ323 循环移位寄存器4 集成双向移位
小结电路在某一给定时刻的输出Y1Y(tn1)= G[W(tn)Y(tn)]穆尔型(Moore)电路输入端的表达式如TJKDT2n = XnQ1n现控制入填表方法:11 01 1Xn0 110 11 01100X=0时11001作状态转换表及状态转换图§5-3 同步时序电路的设计状态简化得最小化状态表解:100B0XB0A0110
可编程逻辑器件时序逻辑电路实验目的(1)了解时序逻辑电路的设计方法(2)掌握集成计数器的级联方法(3)掌握Quartus II软件中使用文本输入法和原理图输入法进行电路设计和仿真预习要求(1)熟悉中规模集成芯片74161的引脚排列和逻辑功能(2)熟悉可编程时序逻辑设计的基本方法实验内容 利用VHDL语言编程实现60进制计数器的时序逻辑功能,进行软件仿真和硬件测试。报告要求1)VHDL描述7416
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第5章 时序逻辑电路 5.1.3 寄存器的应用实例 5.1.1 数码寄存器5.1.2 移位寄存器 5.1 寄存器 返回结束放映41620221复习触发器按触发方式分类各自特点触发器按逻辑功能分类各自功能表41620222 定义:时序逻辑电路在任何时刻的输出不仅取决于该时刻的输入而且还取决于电路的原来状态 电
违法有害信息,请在下方选择原因提交举报