大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • .ppt

    二本章要求: 1.了解这门课程的用途特点掌握基本概念 2.掌握基本逻辑运算包括功能逻辑符号 3.掌握逻辑代数的公式定理 4.掌握用逻辑函数描述逻辑问题最小项的含义和性质逻辑函数的标准形式 5.掌握公式法卡诺图法化简具有无关项函数的化简(3) (2)解:解:例用卡诺图化简下列带有约束项函数为最简与或形式约束条件: 解 (1) 证明 00第2章逻辑代数基础解(3)(2)解(6) (10)解(

  • .ppt

    (b)例2:图(a)所示电路画出在同一时钟CP及RD信号作用下时下列触发器的输出波形 解:个触发器是上升沿触发的JK触发器第二个触发器是上升沿触发的D触发器注意复位端的信号输出波形见下图解:两个触发器均为下降沿触发的D触发器输出Q随D变输出波形见下图BCPQ2D电路及输入波形图 第5章触发器第5章触发器第5章触发器图

  • .ppt

    保定电院电子教研室《电子技术基础》 (数字部分)组合逻辑电路1 组合逻辑电路的分析(1)数字电路的分类组合逻辑电路----(简称组合电路),电路任何时刻的输出状态仅仅取决于该时刻各个输入信号的状态,而与信号作用前电路的状态无关。 时序逻辑电路----(简称时序电路),电路任何时刻的输出状态不但取决于该时刻各个输入信号的状态,而且与信号作用前电路的状态有关。(2)一个多输入端和多输出端的组合逻辑电

  • -(060320).ppt

    二十进制编码认识01111JK端分别有二个与逻辑变量输入代码01110101保持功能保持功能4位二进制加计数0×输 入≥1不能≥1不能解: 011(注意:三态门应分时使能)例15 试分析图示电路的真值表并写出电路的特性方程001它与前面介绍的RS触发器不同在没有约束条件而功能相同解:CP=1时电路状态不变所以是CP 低电平触发0所以

  • -.doc

    一填空题1.CADCAE设计自动化2.实体结构体3.英文字母4.变量信号5.顺序并行二分析与计算题1. VHDL语言程序的基本结构可以分成几部分简要说明各部分的作用解:基本结构一般由库程序包实体结构体和配置5个部分构成库是一种用来存放预先编译好的程序包和数据集合的仓库程序包用于存放各设计模块都能共享的数据类型常数和子程序等实体描述设计实体的输入输出接口信号或引脚结构体描述设计实体的内部结构以及实体

  • -门路.ppt

    与 门低电平 3V三高低电平与正负逻辑0V用分立的元器件和导线连接起来构成的门电路< 10 门片超大规模集成电路 VLSID2A3 V0 V电压关系表导通 B0 3截止T导通所以真值表1 k? k?YR1D输出级VCC(5V)DT1 深度饱和负载的等效电阻R1R2ce?1V所以iIbe4UIL(2) 输入端负载特性:uI2Ri = Roff — 关门电阻(< k?)

  • -清华.ppt

    #

  • [][件][06].ppt

    单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级第六章 时序逻辑电路的分析与设计6.1 时序逻辑电路的基本概念6.2 同步 时序逻辑电路的分析6.3 同步 时序逻辑电路的设计6.4 异步 时序逻辑电路的分析6.5 若干典型的时序逻辑集成电路教学基本要求2熟练掌握时序逻辑电

  • 4.ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第 四 章组合逻辑电路§4.1 概述§4.2 组合逻辑电路的分析和设计方法§4.3 常用组合逻辑电路§4.4 组合逻辑电路的竞争-冒险现象教学内容1.组合逻辑电路的分析与设计方法2.常用组合逻辑模块的使用本章重点数字电路组合逻辑电路时序逻辑电路 任一时刻的输出仅取决于该时刻的输入与电路原来的状态无关

  • [][件][02].ppt

    单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级第二章 逻辑代数与硬件描述语言基础2.1 逻辑代数 教学基本要求1熟悉逻辑代数常用基本定律恒等式和规则3熟悉硬件描述语言Verilog HDL2掌握逻辑代数的变换和卡诺图化简法 2.1.1 逻辑代数的基本定律和恒等

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部